意味 | 例文 (211件) |
CPU cacheとは 意味・読み方・使い方
追加できません
(登録数上限)
意味・対訳 キャッシュメモリ (cache memory) は、CPUなど処理装置がデータや命令などの情報を取得/更新する際に主記憶装置やバスなどの遅延/低帯域を隠蔽し、処理装置と記憶装置の性能差を埋めるために用いる高速小容量メモリのことである。
「CPU cache」の部分一致の例文検索結果
該当件数 : 211件
CACHE MEMORY SYSTEM, CPU CORE, AND CACHE MEMORY CONTROL METHOD例文帳に追加
キャッシュメモリシステム、CPUコア及びキャッシュメモリ制御方法 - 特許庁
CACHE FILL CONTROL METHOD AND CPU例文帳に追加
キャッシュフィル制御方法及びCPU - 特許庁
Each CPU has a write-back type cache.例文帳に追加
各CPUは、ライトバック型キャッシュを有する。 - 特許庁
The second column is the batchcount: the maximum number of free objects in the global cache that will be transferred to the per-CPU cache if it is empty, or the number of objects to be returned to the global cache if the per-CPU cache is full.発音を聞く 例文帳に追加
二番目のカラムはバッチカウント、すなわち per-CPU キャッシュが空だったり一杯だったりした場合に、グローバルなキャッシュと受け渡しできるフリーなオブジェクトの最大数である。 - JM
The next two are the per-CPU cache free hit and miss counts: the number of times a freed object could or could not fit within the per-CPU cache limit, before flushing objects to the global cache.発音を聞く 例文帳に追加
続く 2 つは、per-CPU キャッシュのフリーヒットカウントとミスカウントである。 すなわち解放されたオブジェクトをグローバルなキャッシュにフラッシュする前に、per-CPU キャッシュの制限の範囲に 収まった/収まらなかった 回数である。 - JM
-
履歴機能過去に調べた
単語を確認! -
語彙力診断診断回数が
増える! -
マイ単語帳便利な
学習機能付き! -
マイ例文帳文章で
単語を理解!
「CPU cache」の部分一致の例文検索結果
該当件数 : 211件
Restricting a process to run on a single CPU also prevents the performance cost caused by the cache invalidation that occurs when a process ceases to execute on one CPU and then recommences execution on a different CPU.発音を聞く 例文帳に追加
また、あるプロセスの実行を一つの CPU に限定することで、一つの CPU での実行を停止してから別の CPU で実行を再開するときに発生するキャッシュ無効化 (cache invalidation) による性能面の劣化を防ぐこともできる。 - JM
If both slab cache statistics and SMP are defined, there will be four additional columns, reporting the per-CPU cache statistics.発音を聞く 例文帳に追加
slab キャッシュ統計と SMP が両方有効になっている場合は、per-CPU キャッシュの統計を表示する 4 つのカラムがさらに追加される。 - JM
It is possible to tune the SMP per-CPU slab cache limit and batchcount via: +4n発音を聞く 例文帳に追加
SMP において per-CPU slab キャッシュの制限値やバッチカウントを変更するには、以下のようにすればよい:+4n - JM
The first two are the per-CPU cache allocation hit and miss counts: the number of times an object was or was not available in the per-CPU cache for allocation.発音を聞く 例文帳に追加
最初の 2 つは per-CPU キャッシュのアロケーションヒットカウントとアロケーションミスカウントである。 すなわち、あるオブジェクトをアロケートしたときに、それが per-CPU キャッシュの内部に あった/なかった 回数である。 - JM
And when the CPU caches 021, 121 become noncoincident with the CPU cache duplicate tags 041, 141, cache invalidation requests are issued from the CPU-SC interface control parts 040, 141 to the CPU 020, 120.例文帳に追加
そして、CPUキャッシュ021、121とCPUキャッシュ複製タグ041、141が不一致となった場合、CPU−SCインタフェース制御部040、140からCPU020、120に対してキャッシュ無効化要求を発行する。 - 特許庁
The cache storage device 10 has a cache memory 11 and a cache controller 12 for controlling the operation of the cache memory 11 with the access of data from a CPU 3 to a data holding device 9.例文帳に追加
キャッシュ記憶装置10は、キャッシュメモリ11と、CPU3からデータ保持装置9へのデータのアクセスに伴うキャッシュメモリ11の動作を制御するキャッシュ制御装置12とを有している。 - 特許庁
SMP systems will also have "(SMP)" in the first line of output, and will have two additional columns for each slab, reporting the slab allocation policy for the CPU-local cache (to reduce the need for inter-CPU synchronization when allocating objects from the cache).発音を聞く 例文帳に追加
SMP システムでは、出力の最初の行に "(SMP)" と表示され、各 slab ごとに 2 つのカラムが追加される。 これらは各 CPU が持つローカルなキャッシュ (per-CPU キャッシュ) のslab アロケーションポリシーを表示する(per-CPU キャッシュは、オブジェクトをキャッシュからアロケートする際にCPU 間での同期を減少させるために設けられている)。 - JM
Memory allocation cache access is detected by an address decoder AD after a cache controller receives an access request from a CPU 2a.例文帳に追加
メモリ割り付けキャッシュアクセスは、CPU2aからアクセス要求をキャッシュコントローラが受理した後、アドレスデコーダADで検知される。 - 特許庁
|
意味 | 例文 (211件) |
|
ピン留めアイコンをクリックすると単語とその意味を画面の右側に残しておくことができます。 |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |
「CPU cache」のお隣キーワード |
weblioのその他のサービス
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |