Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                

Circuitos Lógicos Combinacionales

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 5

UCSM

Tema:

CIRCUITOS ELECTRONICOS II
Circuitos Lgicos Combinacionale s

Pgina: Semestre: Grupo:

12.05.08 1/6 VII 2

I. Objetivos: Analizar las caractersticas electrnicas de un circuito combinacional MSI. Comprobar en el laboratorio el funcionamiento del decodificador BCD de 7 segmentos 7447, el codificador 74147 y el decodificador de prioridad 74148. Adquirir destreza en el montaje de aplicaciones con circuitos combinacionales MSI.

II. Materiales y equipos: 2 Protoboards 1 fuente de tensin de 5V. 2 DIP-switch de 16 pines 4 diodos LED 12 resistencias de 1K , W 12 resistencias de 330, W TTL: 74LS32, 74LS04, 74LS147, 74LS148, 74LS47, 74LS48 1 Display de 7 segmentos, nodo comn 1 Display de 7 segmentos, ctodo comn. Alambres de conexin.

III. Circuito a implementar: A. Se implement un circuito referido a un codificador de decimal a BCD, se hall su tabla de verdad con los datos experimentales.

10

V1 5V

R1 R2 R3 1k 1k 1k

R4 R5 R6 R7 R8 R9 1k 1k 1k 1k 1k 1k LED1 U2A
15

R10 330

19

74LS04N
11

U2B J1
1 2 3 4 5 6 7 0 8 9 11 12 13 1 2 3 4 5 10 1 2 3 4 5 6 7 8 9

LED2
16

U1
A B C D 9 7 6 14 13

12

R11 330

20

74LS04N U2C
17 14

LED3 R12 330


0 21

74LS04N U2D
18

74LS147N LED4 R13 330


22

74LS04N

Fig. 1

Tabla de verdad:
Entradas 9 0 0 0 0 0 0 0 0 1 8 0 0 0 0 0 0 0 1 0 7 0 0 0 0 0 0 1 0 0 6 0 0 0 0 0 1 0 0 0 5 0 0 0 0 1 0 0 0 0 4 0 0 0 1 0 0 0 0 0 3 0 0 1 0 0 0 0 0 0 2 0 1 0 0 0 0 0 0 0 1 1 0 0 0 0 0 0 0 0 A 1 0 1 0 1 0 1 0 1 Salidas B 0 1 1 0 0 1 1 0 0 C 0 0 0 1 1 1 1 0 0 D 0 0 0 0 0 0 0 1 1

B. Luego de identificar el tipo de display (nodo o ctodo comn) se4 verific experimentalmente la operacin del circuito 7447 como decodificador de 7 segmentos.
10

CA

V1 5V

R1 1k R2 1k

R3 1k R4 1k

R5 1k R6 1k

R7 1k R8 1k

R9 1k U2A
A B C D E F G

U3 U5

R10 74LS04N
29 13 22

23 25 27 41 43 53 55

J1
1 2 3 4 5 6 7 0 8 9 11 12 13 1 2 3 4 5 10 1 2 3 4 5 6 7 8 9

U1
A B C D 9 7 6 14 11

U2B 74LS04N
12 7 14 1 2 6 15 3 5 4 30 A B C D

U4
OA OB OC OD OE OF OG 13 12 11 10 9 15 14 24 26

330 R11 330 R12

U2C 74LS04N U2D

~LT ~RBI ~BI/RBO

28 42

330 R13 330 R14 330 R15 330 R16 330

32

74LS147N

74LS47N

44 54

74LS04N

Entrada BCD

Decodificador BCD a 7 segmentos

Fig. 2

Visualizacin del display de 7 segmentos:


Entrada: 0000 Despliegue: Entrada: 0001 Despliegue: Entrada: 0010 Despliegue: Entrada: 0011 Despliegue:

Entrada: 0100 Despliegue:

Entrada: 0101 Despliegue:

Entrada: 0110 Despliegue:

Entrada: 0111 Despliegue:

Fig. 3

Tabla de verdad del circuito decodificador:


Entradas D C 0 0 1 0 1 0 1 0 1 0 1 1 0 0 1 1 0 0 B 0 0 0 1 1 1 1 0 0 A 0 0 0 0 0 0 0 1 1 a 13 1 0 1 1 1 0 1 1 1 b 12 1 1 1 1 0 0 1 1 1 Salidas c d 11 10 1 1 1 0 0 1 1 1 1 1 1 1 1 0 1 1 1 1

e 9 1 0 1 1 0 1 0 1 0

f 15 1 0 0 0 1 1 0 1 1

g 14 0 0 1 0 1 1 0 1 1

Indique que es lo que sucede si la entrada LT es conectada a 0 (GND). Se encienden todos los LEDS del display. Qu funcin cumple RB1 y RB1/RB0 en el 7447 (poner GND uno a la vez). Cuando el terminal RB1 (4) es conectado a cero se apagan todos los leds, es decir todas las salidas del decodificador son cero, sin importar las entradas. Cuando el terminal B1/RB0 (5) es conectado a cero se prenden todos los leds a excepcin del g o salida 14 del decodificador. C. Ampliacin de operacin del circuito integrado 74148 para implementar un codificador de prioridad de 16 a 4 lneas.

U3A J3 U1
18 A0 A1 A2 GS EO 9 7 6 14 15 19 20

J1

74LS04N U3B 74LS04N U3C


23 21

U4A

A0

17 16 15 14 13 12 11 10 2 6 7 8 9

10 11 12 13 1 2 3 4 5

D0 D1 D2 D3 D4 D5 D6 D7 EI

74LS32N

V1 5V

4 3

U4B A1

74LS148N
27

28 22

74LS04N U3D 74LS04N U3E


25 24

74LS32N
34

U2
10 11 12 13 1 2 3 4 5 D0 D1 D2 D3 D4 D5 D6 D7 EI A0 A1 A2 GS EO 9 7 6 14 15 30 29

U4C A2
36

35

74LS04N U3F 74LS04N


26

74LS32N A3 R1 220
31

74LS148N

R2 220
32

R3 220
33

R4 220
37

LED3

LED1
0

LED2

LED4

Fig. 4

Tabla de verdad del codificador:


Entradas 15 14 13 12 11 10 9 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 8 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 7 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 6 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 5 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 4 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 3 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 2 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 A 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 Salidas B 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 C 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 D 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1

D. Disee un circuito para construir un decodificador (con compuertas lgicas) que viene de otro circuito (circuito de control un microprocesador), para un semforo. El semforo puede estar en verde, amarillo, rojo o averiado. En el caso de estar averiado, se activar una luz interna azul, para que el tcnico sepa que tiene que reparar. A cada una de estas luces les vamos a asociar un nmero. As, el rojo ser 0, el amarillo 1, el verde 2, y el azul (averiado) 3.
Decodificador de 2 a 4 Semforo

O0
Circuito de Control

Luz roja:0 Luz amarilla :1 Luz verde:2 Luz azul (avera):3

E0 E1

O1 O2 O3

Tabla de verdad
Salidas Entradas A B C E1 E0 0 0 1 1 0 1 0 1 1 0 0 0 0 1 0 0 0 0 1 0 D 0 0 0 1

Esquema lgico:
E0 E1 1 2 3 4

Simulacin:
U2A
2 4

74LS04N J2
1 3

U1A
10

U2B
5

74LS08N U1B
11

V1 5V
0

74LS04N

74LS08N U1C
12

74LS08N U1D
13

74LS08N

R4 220
9

R3 220
8

R2 220
7

R1 220
6

LED4
0

LED3

LED2

LED1

Conclusiones: La entrada LT a 0 puede utilizarse para probar todos los leds y verificar si las salidas del decodificador estn enviando el nivel correcto al display de siete segmentos. La entrada RB1 del decodificador puede utilizarse para inicializar el funcionamiento del circuito, es decir poner todos los leds indicadores a cero. La entrada RB1/RB0 se puede utilizar cuando se omitir la indicacin del nmero 8 en el display, para observar si la entrada LT est operativa. De acuerdo a las pruebas de laboratorio, para el estado lgico cero no es necesario una conexin a tierra, el circuito asume un nivel cero al no tener conexin a tierra. El codificador 74LS147 opera con una entrada decimal, sin embargo si requiere trabajar una entrada hexadecimal, se puede realizar un arreglo de 2 codificadores 74LS148 para obtener una salida de 4 lneas.

Observaciones: Las resistencias conectadas entre las entradas del codificador 74148 y la fuente DC hacen posible conmutar 0 y 5 voltios evitando que la fuente sufra un corto circuito. El decodificador a siete segmentos consta de dos etapas, una en la que se codifica una entrada decimal a BCD y otra que decodifica esta entrada a siete segmentos, para ser utilizada por un display indicador. En este caso se puede observar que dicho decodificador es ta diseado para operar con un indicador a la salida. Mediante los circuitos estudiados se pueden realizar conversiones entre diferentes tipos de codificacin numrica, que pueden ser de utilidad en distintos procesos industriales.

También podría gustarte