Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                

Microprocesador Z80

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 8

Microprocesador Z80

El Zilog Z80 es un microprocesador de 8 bits cuya arquitectura se encuentra


situada entre la organizacin de acumulador y de registros generales, de esta
forma, si consideramos al Z80 como procesador de arquitectura de registros
generales, entra en la calificacin del tipo de registro-memoria.
Fue lanzado al mercado en julio de 1976 por la compaa Zilog, y se
populariz en los aos 80 a travs de ordenadores como el Sinclair ZX Spectrum,
Amstrad CPC o los ordenadores de sistema MSX. Es uno de los procesadores de
ms xito del mercado, del cual se han producido infinidad de versiones clnicas,
y sigue siendo usado de forma extensiva en la actualidad en multitud de sistemas
embebidos o empotrados.
Arquitectura del microprocesador Z80
El Z80 fue el primero de la tercera generacin de microprocesadores, sin
embargo es uno de los ms empleados hasta nuestros das, se encuentran
versiones mejores del mismo tales como Z80A, Z80B, Z80H, estos se caracterizan
por trabajar a frecuencias superiores de 4 Mcps, 6.5 Mcps y 8 Mcps.
Respectivamente, las caractersticas fundamentales del Z80 son:
El transporte de seales se realiza sobre tres buses, el bus de direcciones,
el bus de datos, as como el bus de control.
Rgimen de interrupcin uniforme, con la posibilidad de encadenar las
prioridades de los circuitos perifricos.
Alto grado de programabilidad.
Reloj nico.
Fuente de voltaje nica de +5 Volts.
Un sistema con Z80 se completa con el empleo de memorias estndar de
lectura y memorias estticas o dinmicas de lectura y escritura, adems
pertenecen al sistema, puertos de entrada y salida paralelo, interfaces de
comunicacin serie, sistemas contadores temporizadores y circuitos de acceso
directo a memoria.
El funcionamiento del sistema consiste en que las instrucciones del
microprocesador, que estn en la memoria ROM, se ejecutan en una forma
secuencial de operacin, la fuente de datos es, la propia CPU, los perifricos o las
memorias, la transferencia interna de datos es a travs del CPU, exceptuando la
transferencia de datos en el proceso de acceso directo a memoria.

El Z80 es una versin mejorada tanto en circuitera como en caractersticas de


programacin del antiguo modelo INTEL 8080, el Z80 resulta ser un
microprocesador ms rpido y sencillo en el desarrollo de sistemas ya que solo
usa una fuente de alimentacin de +5 Volts, contiene ntegramente todo el
conjunto de instrucciones del 8080, el cual le permite ejecutar todos los programas
escritos para el CPU 8080, contiene el Z80 una expansin adicional de 80
instrucciones de ah se deriva su nombre, su repertorio suma un total de 156
instrucciones.
El microprocesador Z80 contiene las siguientes unidades funcionales;

Unidad lgica y aritmtica.


El contador de programa.
El apuntador del stack.
Registros de propsito general.
Registros de ndice.
Registros de interrupciones.
Registro de banderas.
Registro para refrescar memorias dinmicas.

LA UNIDAD ARITMTICA Y LGICA (ULA)


Las operaciones del CPU Z80 se realizan con un grupo de dispositivos lgicos conocidos
comnmente como unidad aritmtica y lgica (ULA) esta efecta las siguientes
operaciones:
1. Suma binaria.
2. Operaciones lgicas.
3. Complementar a dos.
4. Corrimiento de un bit a la derecha o a la izquierda.
5. Registro de resultados importantes como el acarreo, signo, acarreo auxiliar, paridad o si
el resultado es cero.
6. Comparaciones
7. Poner, Limpiar o probar un bit

EL CONTADOR DE PROGRAMA (PC)

Es un registro de 16 bits, que continuamente tiene la direccin de la


localidad de memoria siguiente que se va a accesar, de esa localidad obtiene el
cdigo de la instruccin a ejecutarse, en la CPU el PC se incrementa en uno, cada
vez que el microprocesador lee el cdigo de la instruccin contenida en la
localidad direccionada, de esta forma el contador del programa direcciona

secuencialmente las localidades de la memoria ROM, donde se encuentra


almacenado el programa.
EL APUNTADOR DEL STACK (SP)

El microprocesador Z80 cuenta con el registro de pila (SP) o stack pointer que
contiene una direccin de memoria RAM a partir de la cual y en forma
descendente, se almacenan los contenidos de un par de registros, o a partir del
cual en forma ascendente se obtienen los ltimos dos datos de 8 bits
almacenados en esa rea, el SP es un registro de 16 bits, para almacenar en el
stack el contenido de un par de registros se utiliza la instruccin PUSH y para
cargar a un par de registros con los dos ltimos bytes del stack se utiliza la
instruccin POP.
REGISTROS DE PROPSITO GENERAL

El microprocesador Z80 contiene 14 registros de 8 bits separados en dos grupos;


GRUPO 1; A, B, C, D, E, H, y L
GRUPO 2; A', B', C', D', E', H' y L
Todas las instrucciones trabajan con los registros del grupo 1, con las
instrucciones EX y EXX se logra el intercambio entre los contenidos de los
registros del grupo 1 con los contenidos de los registros del grupo 2, el grupo 2 se
utiliza en cierta forma como stack del grupo 1, dentro de la propia CPU.
Con los 14 registros de propsito general se efectan por medio de las
instrucciones las siguientes funciones:
1. Recibir datos desde la memoria.
2. Enviar datos hacia la memoria.
3. Incrementar o decrementar en uno su contenido.
4. Formar una direccin con el contenido de un par de registros.
5. Transferir datos entre los registros.
6. Obtener un operando durante las funciones de la ALU.

REGISTROS DE NDICE IX e IY.

Estos son registros de 16 bits cada uno y conservan direcciones base que se usan
para modo de direccionamiento indexado, en este modo un registro de ndice se
usa como base para apuntar a una regin de la memoria. La direccin efectiva de
la localidad de memoria a donde se va a depositar el dato o de donde se va a leer,

se obtiene, al sumar el contenido del registro de ndice y el valor de 8 bits


contenido en el campo de "desplazamiento" de las instrucciones que emplean
direccionamiento con ndice, estos desplazamientos se especifican con nmeros
enteros signados con el complemento a dos.
REGISTRO DE INTERRUPCIONES
El Z80 opera en modo de interrupcin en el que responde como una "llamada"
indirecta en respuesta a una solicitud de interrupcin. El registro I se usa para este
propsito almacenando los 8 bits ms significativos de la direccin indirecta
mientras que el dispositivo que interrumpe proporciona los 8 bits menos
significativos de la direccin ndice, esta caracterstica permite que las rutinas
servicio de las interrupciones se localicen en cualquier parte de la memoria y que
se puedan accesar en un tiempo muy corto.
BANDERAS DE ESTADO
El microprocesador Z80 tiene un registro de 8 Flips-Flops, para monitorear ciertos
resultados de las operaciones de la ULA, a la informacin que almacenan estos
Flips-Flops se conoce como banderas de estado, las banderas se actualizan
despus de cada operacin con alguno de los registros, no todas las operaciones
modifican a todas las banderas, de los 8 bits del registro de banderas, nicamente
seis registran informacin til para el programador, cuatro de estas banderas se
prueban, es decir, se usan como condiciones de salto (JP), llamada (CALL), o
regreso (RET).
Estas banderas son:
1. La paridad o sobre flujo (P/V). El registro "P" se utiliza para realizar
funciones auxiliares necesarias para el usuario, le sirven para interpretar los
resultados, es uno cuando el resultado de la operacin lgica del
complemento a dos produce un acarreo, de otro forma es un cero lgico.
2. SIGN (S); Set if into the result of ALU operation the most significant bit =
1, otherwise reset.
3. ZERO (Z); Set if result of ALU operation is zero otherwise it is reset.
4. AUXILIARY CARRY; Set if carry out results b3 into b4 otherwise reset.
5. CARRY (C); Set if result of addition or subtraction operation result in a
carry or borrow of the highest order bit, otherwise reset.
LNEAS DE DIRECCIONES (A0 - A15), Pines 30-40, 1-5 respectivamente
Se forman con 16 lneas de direcciones, tienen la facultad de establecerse en
tercer estado, estas seales proporcionan las direcciones correspondientes a
intercambios de datos entre la memoria, la CPU y los puertos de los perifricos, la

capacidad de direccionamiento con 16 bits es de 64 Kb y 256 puertos de entrada y


salida, son activas en estado alto, los 8 bits menos significativos se usan para
permitirle al usuario seleccionar los 256 puertos E/S, (A0-A7), en donde A0 es el
bit menos significativo.
LNEAS DE DATOS (DO - D7), Pines 14, 15, 12, 8, 7, 9, 10 y 13
Se forman con 8 lneas de datos bidireccionales con capacidad del tercer estado,
son activas en nivel alto, se utilizan para el intercambio de datos con la memoria, y
perifricos de E/S.
CICLO DE MAQUINA UNO (M1)
Salida activa en nivel bajo, indica que en este ciclo de mquina uno el
microprocesador va a obtener el cdigo operacional de una instruccin, en las
instrucciones que tienen un cdigo operacional de 2 bytes esta seal se opera al
obtener cada uno de los bytes del cdigo operacional, al igual que para indicar el
reconocimiento de un ciclo de interrupcin cuando ocurre (IORQ)'.
REQUERIMIENTO DE MEMORIA (MREQ)', Pin 19
Salida activa en nivel bajo, esta seal indica una peticin que interrelaciona a la
memoria con la CPU, obtiene una direccin valida de las lneas de
direccionamiento, esta terminal tiene capacidad del tercer estado.
REQUERIMIENTO DE E/S (IORQ), Pin 20
Es salida tri-estado activa en nivel bajo, esta seal indica que la mitad baja del bus
de direcciones mantiene una direccin vlida de E/S, para efectuar una operacin
de lectura o escritura de E/S, se genera esta seal cuando el ciclo de maquina 1
(M1) reconoce una interrupcin, indica que el vector de respuesta de la
interrupcin se coloca en el bus de datos, las operaciones de reconocimiento de
interrupcin ocurren durante el ciclo de maquina 1, mientras que las operaciones
de E/S nunca se producen durante este ciclo.
LECTURA (RD), Pin 21
Salida tri-estado activa en nivel bajo, indica que la CPU desea leer datos desde la
memoria de un dispositivo externo de E/S, el dispositivo E/S se direcciona a la
memoria o al perifrico, se usa esta terminal para dirigir los datos al bus de datos
de la CPU.
ESCRITURA (WR)', pin 22
Salida tri-estado activa en nivel bajo, indica que el bus de datos de la CPU va a
obtener datos vlidos para ser almacenados en la memoria o en algn dispositivo
de E/S.

REFRESCO DE LA MEMORIA DINMICA (RFSH)', Pin 28


Salida activa en nivel bajo, indica que los siete bits inferiores de las lneas de
direccionamiento contienen una direccin vlida de refresco de memoria, se utiliza
para el mantenimiento de datos en memorias dinmicas, con esta se efecta una
lectura de refrescamiento para todas las memorias dinmicas.
PARO (HALT), Pin 18
Salida que activa en nivel bajo, indica que la CPU realiza una instruccin por
software de paro (HALT), y que espera una interrupcin (NMI)' o (INT)' antes de
que contine la operacin, mientras permanezca en este estado la CPU ejecuta
operaciones NOP, para mantener activo el refresco de las memorias dinmicas, al
aplicarse un reset se continua con la operacin.
ESPERA (WAIT), Pin 24
Es una entrada activa en nivel bajo, le indica al microprocesador que la memoria
direccionada o los dispositivos perifricos de E/S no son tan rpidos como para
realizar una transferencia de datos a la velocidad de la CPU, o no estn listos para
una transferencia de informacin, la CPU continua con el estado de espera
durante todo el tiempo que esta terminal es activa, esto les permite a los otros
dispositivos sincronizarse con la CPU.
REQUISICIN DE INTERRUPCIN MASCARABLE (INT), Pin 16
Entrada activa en nivel bajo, esta terminal se acciona con dispositivos E/S
externos, una requisicin (INT)' se atiende al final de la instruccin que se ejecuta,
si el enable interno del Flip-Flop de interrupcin IFF1 controlado por software se
encuentra habilitado, y si la requisicin de bus no est activa, al aceptar la CPU
una interrupcin enva una seal de reconocimiento, la peticin de E/S se realiza
durante el ciclo de mquina 1, al principio del siguiente ciclo de instruccin, esta
peticin solo es vlida bajo control del programa interno, reconociendo la CPU tres
modos diferentes de interrupcin.
INTERRUPCIN NO MASCARABLE (NMI)', Pin 17
Entrada que se activa con un flanco de bajada mediante un impulso que identifica
una interrupcin obligada, posiciona al contador de programa (PC) en la direccin
0066h desde donde continua el proceso, esta tiene una prioridad ms alta que la
interrupcin (INT)' y siempre se reconoce al final de la instruccin que se ejecuta,
independientemente del estado del IFF1, el contador de programa PC se
almacena automticamente en el stack pointer externo de forma que el usuario
regrese al programa en el mismo punto del que fue interrumpido.

REHABILITACIN (RESET), Pin 26


Entrada que se activa con un flanco de bajada mediante un impulso, obliga a la
CPU a reiniciar su actividad, coloca al contador de programa (PC) en la localidad
de inicio de memoria 0000h, desde donde empieza el proceso, durante este
tiempo el bus de direcciones y el bus de datos adquieren el estado de alta
impedancia y todas las terminales de control de salida adquieren el estado
inactivo.
REQUERIMIENTO DE LAS TERMINALES DE LA CPU (BUSRQ), Pin 25
Esta entrada es activa en nivel bajo, le indica a la CPU que coloque todas sus
lneas en estado de alta impedancia, (tan pronto el ciclo de maquina 1 actual
termine), a peticin del perifrico externo que desea tomar el control del sistema,
regresa el control a la CPU cuando esta seal (BUSRQ)' pasa al nivel alto, se
utiliza para pedir que el bus de direcciones, el bus de datos y las terminales de
salida tri-estado del bus de control vayan a un estado de alta impedancia de tal
forma que otros dispositivos controlen esos buses.
ENTREGA DE LAS TERMINALES DE LA CPU (BUSAK)', Pin 23
Salida activa en nivel bajo, es una indicacin para el perifrico que efecta una
peticin (BUSRQ)' de que su peticin ha sido concedida por parte del
microprocesador, sirve para indicar al dispositivo que solicita este reconocimiento,
que el bus de direcciones, el bus de datos y el bus de las terminales de control triestado han sido puestos en su estado de alta impedancia y que el dispositivo
externo puede ahora controlar estas terminales.
RELOJ (CK), Pin 6
Entrada configurada por un tren de impulsos tiles, es la diferencia que permite la
secuencia de tiempos de operacin, se implanta fsicamente con un oscilador de
onda cuadrada cuya frecuencia depende del tipo de caractersticas de la CPU
Z80, requiere oscilacin de una fase con niveles TTL, una forma de satisfacer
todos los requerimientos de voltaje es por medio de una resistencia de activacin
"pull-up" de 330 ohm conectada entre +Vcc y la terminal de salida de un oscilador
implantado con circuitos TTL que generen oscilaciones.
ALIMENTACIN POSITIVA DE +5 VOLTS (Vcc), Pin 11
Esta es una entrada de alimentacin de tensin de +5 volts con un 5 % de
tolerancia.
TIERRA (GND), Pin 29
Terminal de alimentacin negativa, requiere un potencial de 0.0 volts que sirven de
referencia para la interconexin de los dispositivos.

También podría gustarte