Anexo Unidad 2 - Capacitores
Anexo Unidad 2 - Capacitores
Anexo Unidad 2 - Capacitores
SISTEMAS DIGITALES II
ANEXO APUNTES UNIDAD N 1
CAPACITORES
AO 2012
CAPACITORES
El capacitor, tambin llamado condensador, es un componente elctrico de dos terminales capaz de
almacenar una carga elctrica en su interior. Tal como se muestra en la figura 1 (a), est conformado
basicamente por dos placas conductoras de la misma forma y tamao que se encuentran enfrentadas en
planos paralelos y separadas por una distancia muy reducida; estas placas tienen una superficie grande con
respecto a la separacin que existe entre ellas. Entre las placas se coloca un material dielctrico o aislante
(aire, papel parafinado, mica, xido de aluminio, cermica, polister, dixido de silicio) el cual no permite la
circulacin de corriente entre las mismas.
(c)
(a)
(b)
Figura 1
En la figura 1 (b) se muestra el aspecto constructivo de este tipo de capacitores, en donde se observa
que las placas son capas muy finas de metal enrolladas sobre si mismas y separadas por un dielctrico y en la
figura 1 (c) se muestra su smbolo electrnico. En la figura 2 se muestran imgenes de distintos tipos de
capacitores.
Capacitor electroltico
Capacitor de
cermica
Capacitor de polister
Capacitores axiales
Figura 2
aglutinamiento de los mismos en la placa negativa. Este exceso de electrones en la placa negativa se ve
reflejado en una disminucin del nmero de electrones, de la misma magnitud, en la placa positiva, dando
como resultado una acumulacin de cargas elctricas de distinto signo y de la misma magnitud en las placas
del condensador. Cargas elctricas negativas en la placa negativa y cargas elctricas positivas en la placa
positiva. Este proceso contina, establecindose as una corriente elctrica a travs del cicuito (excepto entre
las placas del capacitor que estn separadas por el dielctrico que es una sustancia aislante). Esta
acumulacin de cargas elctricas genera una diferencia de potencial VC entre las placas del capacitor que es
opuesta la diferencia de potencial Vf impuesta por la fuente al circuito. Mientras ms cargas acumuladas
mayor la diferencia de potencial VC generada en los extremos del capacitor y menor la magnitud de la
corriente elctrica del circuito. El proceso culmina cuando la carga almacenada en el capacitor es tal que la
diferencia de potencial VC entre las placas del capacitor es de la misma magnitud que la tensin de la fuente
(VC = Vf) y como consecuencia la corriente elctrica se hace nula. Decimos entonces que el capacitor ha
obtenido su mximo de carga Q.
(a)
(c)
(b)
Figura 3
(1)
que para el caso de la figura 3 analizada ser: Q = C Vf, ya que cuando el capacitor est totalmente cargado
VC = Vf.
Figura 4
Analizaremos el circuito para determinar el comportamiento temporal de la carga del capacitor. Para
esto consideraremos que inicialmente el capacitor est descargado y el interruptor abierto y comenzaremos el
anlisis a partir del momento en que cerramos el interruptor. Designaremos con q a la carga elctrica
instantnea y con Q a la carga neta adquirida por el capacitor cuando est totalmente cargado. Por (1)
sabemos entonces que:
q = C VC
Q = C Vf
(2)
luego, aplicando la ley de Kirchoff de distribucin de tensiones a lo largo del circuito obtenemos:
Vf VR VC = 0
pero por (2) : VC =
Vf i R
q
C
q
=0
C
dq
dt
reemplazando :
dq
q
R = 0 ecuacin diferencial
dt
C
q = Q 1 e RC
VC = Vf 1 e R C
y como q = C VC y Q = C Vf y reemplazando
Carga Exponencial
(3)
Esta ltima expresin nos muestra la evolucin temporal de la diferencia de potencial generada entre
las placas del capacitor como consecuencia de la carga del mismo. En la figura 5 se muestra la grfica de la
carga del capacitor a partir del momento en que cerramos el interruptor L en el tiempo t = 0. Haciendo
entonces t = 0 en la expresin (3) obtenemos VC = 0 y con t obtenemos Vc = Vf: esto ltimo nos dice
que el capacitor quedar cargado al 100% en un tiempo infinito. En la prctica podemos considerar que el
capacitor est plenamente cargado habiendo transcurrido un tiempo finito que determinaremos a
continuacin analizando la expresin (3).
Figura 5
Para que el exponente del nmero e en la expresin (3) sea adimensional, el producto RC debe tener
una magnitud de tiempo; si expresamos a la resistencia R en ohm y la capacidad C en faradio, el producto de
RC estar expresado en segundos. Cuando t toma el valor del producto RC el exponente se hace -1 y la
tensin en extremos del condensador es Vc = 0,63 Vf. As podemos decir que habiendo transcurrido un
tiempo t = RC la tensin del capacitor ha alcanzado el 63% del valor de la fuente o bien que el capacitor ha
adquirido el 63% de la carga total. A este producto de RC se le llama constante de tiempo del circuito y lo
designaremos con la letra T.
Si ahora t toma cinco veces el valor de la constante de tiempo RC, el exponente se hace -5 y la
tensin en extremos del condensador es Vc = 0,993 Vf. As podemos decir que habiendo transcurrido un
tiempo t =5 RC la tensin del capacitor ha alcanzado el 99,3% del valor de la fuente o bien que el capacitor
ha adquirido el 99,3% de la carga total, considerndose a los efectos prcticos que el capacitor est
plenamente cargado.
En la figura 6 se muestra un circuito que nos permite la carga y descarga de un capacitor de acuerdo
a la posicin de la llave L. Cuando la llave se encuentra en la posicin a, tal como se indica en la
figura 6 (a), el capacitor se carga a travs de la fuente y de la resistencia Rc tal como se describi
anteriormente; una vez transcurrido un tiempo mayor a 5RcC el capacitor ya se encuentra totalmente
cargado. Una vez cargado, cuando la llave pasa a la posicin b, tal como se indica en la figura 6 (b), el
capacitor se descarga a travs de las resistencias Rc y Rd que quedan en serie con el capacitor y la llave L
cerrada formando un circuito cerrado. Bajo estas condiciones, la acumulacin de cargas negativas
(electrones) de la placa negativa se desplazan, a travs del circuito cerrado, hacia la otra placa, generando as
una corriente elctrica transitoria de sentido opuesto a la corriente de carga. Esta corriente se mantiene hasta
lograr un equilibrio de carga que hace que el capacitor quede descargado y la tensin entre sus placas Vc sea
nula (Vc = 0).
Si analizamos el circuito tal como lo hicimos para la carga del capacitor, llegaremos a la siguiente expresin:
VC = Vf e ( Rc+ Rd )C = VC max e ( Rc + Rd )C
Para t = 0 VC = Vf = VCmax
Para t VC = 0
Para t = (Rd + Rc)C = Td = Constante de tiempo de descarga VC = 0,37 Vf. Esto significa que la
tensin entre placas del capacitor ha disminudo el 63% de su valor mximo o bien que el capacitor ha
perdido el 63% de su carga total.
Para t = 5(Rd + Rc)C = 5Td VC = 0,0067 Vf. Esto significa que la tensin entre placas del capacitor
ha disminudo el 99,3% de su valor mximo o bien que el capacitor ha perdido el 99,3% de su carga total.
En la figura 7 se muestra la grfica de la descarga del capacitor a partir del momento en que, una
vez cargado el capacitor, la llave L pasa a la posicin b en el tiempo t = 0.
Figura 7
5