621314H868 PDF
621314H868 PDF
621314H868 PDF
PWM
PROYECTO DE PREGRADO
DIRECTOR
ING. ALFONSO ALZATE G.
_________________________________
_________________________________
_________________________________
_________________________________
_________________________________
Firma del presidente del jurado
_________________________________
Firma del jurado
_________________________________
Firma del jurado
Dedicatoria
A mis padres y hermanos que siempre confiaron en mí y fueron mi apoyo en todo momento.
John Jairo Hoyos Cruz
A Dios que es fuente de inspiración y esperanza para todos y a mis Padres y mi hermano
que tuvieron fe y paciencia durante el transcurso de toda la carrera.
A Dios porque sin él todo este trabajo no podría haber sido posible.
Al ingeniero Alfonso Alzate por guiarnos y confiar en nosotros en todas las etapas de este
proyecto.
Gracias
INTRODUCCIÓN
Estas características combinadas con las altas velocidades y manejo de datos que
permite el microcontrolador, hacen que el control a los inversores DC-AC, sea más
sencillo y más eficiente.
vii
dispositivos de alta tecnología que trabaja a altas velocidades y simultáneamente
permite manipular gran cantidad de datos.
viii
OBJETIVOS
OBJETIVO GENERAL
Controlar la tensión en cargas monofásicas cuando se presenten variaciones de
amplitud de las tensiones en la red mediante Modulación de Ancho de Pulso
(PWM), variando el índice de modulación, utilizando elementos de conmutación de
alta frecuencia.
OBJETIVOS ESPECÍFICOS
• Implementar la Técnica de Modulación de Ancho de Pulso (PWM), variando el
índice de modulación utilizando un microcontrolador.
• Aplicar la Técnica de Modulación de Ancho de Pulso (PWM), variando el
índice de modulación, tratando de reducir el índice de distorsión armónica
(THD) por debajo del 3%.
• Aplicar la Técnica de Modulación de Ancho de Pulso (PWM), variando el
índice de modulación, tratando de entregar una regulación de ±5%.
• Comparar resultados obtenidos mediante simulaciones, con los resultados
prácticos.
ix
Índice
AGRADECIMIENTOS VI
INTRODUCCIÓN VII
OBJETIVOS IX
ÍNDICE 10
LISTA DE FIGURAS 13
LISTA DE TABLAS 17
CAPITULO 1 18
ANTECEDENTES 18
CAPITULO 2 73
CAPITULO 3 94
DISEÑO Y CONSTRUCCIÓN 94
CAPITULO 4 109
CONCLUSIONES 123
RECOMENDACIONES 124
BIBLIOGRAFÍA 125
ANEXOS 127
PULSOS................................................................................................................... 32
FIGURA 1.13: ASPECTO DE UNA SEÑAL P.W.M CON REFERENCIA SENOIDAL ................ 37
FIGURA 1.14: SNUBBER RCD .................................................................................. 46
FIGURA 1.15: CONEXIÓN DEL SNUBBER RCD A UN CIRCUITO CONMUTADO GENÉRICO. . 48
FIGURA 1.16: FORMAS DE ONDA EN EL TRANSISTOR DURANTE EL APAGADO SEGÚN EL
RESISTIVA. .............................................................................................................. 77
RL ......................................................................................................................... 78
FIGURA 2.4: PULSOS GENERADOS EN MATLAB PARA PUENTE INVERSOR MONOFÁSICO . 79
FIGURA 2.5: VOLTAJE Y CORRIENTE DE SALIDA UTILIZANDO CARGA 100 Ω .................. 80
FIGURA 2.6: CAMBIO DE VOLTAJE DE ENTRADA EN RELACIÓN CON EL VOLTAJE DE
L = 2mH ................................................................................................................ 82
FIGURA 2.8: CAMBIO DE VOLTAJE DE ENTRADA EN RELACIÓN CON EL VOLTAJE DE
ALIMENTACIÓN......................................................................................................... 91
TABLA 2.5: VALORES DE CORRIENTE Y VOLTAJE PARA CARGAS RL CON 115 VDC DE
ALIMENTACIÓN......................................................................................................... 92
Capitulo 1
ANTECEDENTES
Unas de las aplicaciones más importantes de los inversores son las siguientes:
18
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Son muchos los puntos de vista en los cuales se pueden clasificar los inversores,
una posible clasificación es según con el tipo de semiconductor con que se
implementen los interruptores: tiristores o transistores. Los primeros se pueden
subdividir a su vez en inversores de bloqueo natural o forzado (con fuente inversa
de tensión o de corriente); los segundos es posible a su vez subdividirlos en
autoexcitados o con excitación independiente. Es posible establecer otra
clasificación en función de las características de salida, configuraciones en medio
puente, puente completo monofásico y puente completo trifásico o en sus
19
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
20
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
w = 2π / T 1.1
21
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
22
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
desventaja de éste circuito es que necesita alimentación continua de tres hilos, por
lo que se utiliza mejor una configuración del tipo puente. El inversor tipo puente
monofásico es utilizado cuando se desea obtener A.C. monofásica en la carga a
partir de una fuente de tensión continua única. [1]
La tensión eficaz ( Vrms ) de salida del inversor Medio puente esta dada por la
ecuación (1.2):
1
⎛ 2 To
vs ⎞⎟ 2 vs
Vo = ⎜ ∫0 4 dt ⎟ = 2 1.2
⎜T
⎝ o ⎠
Vn
HFn = 1.3
V1
1
1 ⎛ ∞ 2⎞ 2
THD = ⎜⎜ ∑ Vn ⎟⎟ 1.4
V1 ⎝ n = 2,3,... ⎠
23
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
1
1 ⎡ ∞ ⎛ Vn ⎞ ⎤
2 2
DF = ⎢ ∑ ⎜ 2 ⎟ ⎥ 1.5
V1 ⎣⎢ n = 2,3,... ⎝ n ⎠ ⎦⎥
Vn
DFn = 1.6
V1 .n 2
24
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Para conseguir que la forma de onda varíe entre +VS y −VS es preciso que los
interruptores del puente conmuten de forma cruzada, es decir, que TA + y TB −
estén saturados al mismo tiempo, y de igual forma para los otros dos interruptores.
De esta forma, el control de los interruptores se realiza de la misma forma que en
el caso de un medio puente; la única diferencia es que es preciso enviar la señal
de mando a dos interruptores. La forma de onda obtenida en el conjunto
filtro+carga es exactamente la misma que para el caso del medio puente, salvo en
la amplitud: para el caso del puente completo, ésta es doble; por tanto, el análisis
de los armónicos que aparecen en la tensión de salida, es exactamente el mismo.
25
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Y además
26
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Una de las ventajas que supone la utilización del esquema unipolar es que la
frecuencia de los armónicos es doble con respecto al caso bipolar; además, la
excursión de la tensión en la carga se reduce a la mitad, como se deduce de las
fórmulas presentadas anteriormente. [2]
27
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
En el control por modulación de un solo pulso, existe un solo pulso por cada medio
ciclo, el ancho del pulso se hace variar, a fin de controlar el voltaje de salida del
inversor. La figura 1.5, muestra la generación de las señales de excitación y el
voltaje de salida para los inversores monofásicos en puente completo.
Ar
M = 1.12
Ac
28
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
1/ 2
⎡ 2 ( π +δ ) / 2
⎤ δ
V0 = ⎢ ∫ s ω = Vs
2
V d ( t ) ⎥ 1.13
⎢⎣ 2π (π −δ ) / 2 ⎥⎦ π
29
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Utilizando varios pulsos en cada medio ciclo de tensión de salida puede reducirse
el contenido armónico. La generación de señales de excitación para activar y
desactivar los transistores aparece en la figura 1.7a, mediante la comparación de
la señal de referencia con una onda portadora triangular. La frecuencia de la señal
de referencia establece la frecuencia de salida, fC , determina el número de pulsos
por cada ciclo p . El índice de modulación controla el voltaje de salida. Este tipo de
modulación también se conoce como modulación uniforme de ancho de pulso
(U.P.W.M). El número de pulsos por medio ciclo se determina a partir de la
ecuación (1.14):
fc mf
p= = 1.14
2 f0 2
30
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
fc
mf =
Donde f 0 y se define como la relación de modulación de frecuencia. La
variación del índice de modulación M desde 0 hasta 1 varía el ancho de pulso
π
desde 0 hasta p y el ancho del voltaje de salida desde 0 hasta VS . La tensión de
salida para los inversores monofásicos en puente aparece en la figura 1.7b para
U.P.W.M.
1
⎡ ⎛⎜ π +δ ⎞⎟
⎝ p ⎠
⎤ 2
⎢ ⎥
2p 2 2 pδ
⎢ V d (ω.t )⎥
⎢ 2π ⎛ π ∫ ⎞s
Vo = = Vs 1.15
⎥ π
⎢ ⎜ p −δ ⎟
⎝ ⎠ ⎥
⎣ 2 ⎦
La forma general de una serie de Fourier para le voltaje instantáneo de salida es:
∞
vo (t ) = ∑ B .senn.ωt n 1.16
n =1, 3, 5,...
31
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
32
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
figura 1.10a. Las mismas señales de excitación se pueden generar utilizando una
onda portadora triangular bidireccional tal y como se muestra en la figura 1.10a.
33
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
34
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
1
⎛ p δ ⎞ 2
Vo = Vs ⎜⎜ ∑ m ⎟⎟ 1.17
⎝ m =1 π ⎠
La figura 1.11 indica que los pulsos más cercanos al pico de la onda senoidal no
cambian en forma significativa con la variación del índice de modulación. Esto se
debe a las características de una onda senoidal, la técnica S.P.W.M se puede
modificar de tal manera que la onda portadora se aplique durante el primero y el
ultimo intervalo de 60° de cada medio ciclo (es decir de cero a 60º y de 120º a
180°). Este tipo de modulación se conoce como M.S.P.W.M y se muestra en la
figura 1.11. La componente fundamental se incrementa y las características
armónicas mejoran. Esto reduce el número de conmutaciones de los dispositivos
de potencia y las perdidas de conmutación. En la figura 1.12 se muestra el perfil
armónico que le corresponde a la modulación M.S.P.W.M.
35
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Para nuestro caso se utilizo la técnica de Modulación senoidal del ancho de pulso
(S.P.W.M) para generar pulsos de frecuencia determinada, donde se compara una
señal triangular (Portadora) de frecuencia fija con una señal senoidal (Referencia)
36
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Por tanto, para obtener una forma de onda senoidal basta con aplicar la forma de
onda resultante de la comparación de una onda triangular con una senoidal y filtrar
adecuadamente. Para el caso de los inversores de potencia, se aprovecha la
señal resultante de dicha comparación para excitar los transistores que forman la
topología, de forma que en los instantes en que la señal resultante de la
comparación esta en estado alto, el interruptor T + esta saturado, y cuando esta
es negativa, es T − el que está saturado. De esta forma, se obtiene una tensión
con el aspecto indicado en las figuras anteriores a partir de la tensión continua de
entrada:
37
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Ve
Vsen > Vtri ⇒ T + saturado ⇒ Vs = 1.18
2
− Ve
Vsen < Vtri ⇒ T − saturado ⇒ Vs = 1.19
2
Como se puede observar, los interruptores de una misma rama nunca están
simultáneamente en estado saturación.
Vsen
ma = 1.20
Vtri
ftri
mf = 1.21
fsen
38
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Vsen Ve Ve
Van1 = sen( wt ) ⇒ m a sen( wt ) 1.24
Vtri 2 2
39
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
excepcionales de muy elevada potencia. Para el caso general, puede decirse que
la amplitud de los distintos armónicos es prácticamente independiente del
parámetro m f , y éste sólo define la frecuencia a la que aparecen, de manera que
fs = ( jmf ± k ) f 1.25
Para valores impares de j , sólo existen armónicos para valores pares del
parámetro k ; para valores pares de j , sólo existen armónicos para valores
impares de k .
una simetría impar además de una simetría de media onda; por tanto, en la
tensión de salida sólo existirán armónicos de orden impar y desaparecen los
armónicos de orden par. En el desarrollo en serie de Fourier, sólo existirán los
términos en seno [2,3].
En este apartado nos centraremos en los criterios para seleccionar el valor de los
parámetros normalizados ma y m f , tomando en cuenta los criterios expuestos
40
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
interesa trabajar con valores de m f lo más altos posible, ya que los armónicos
m f < 21 .
41
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
m f > 21 .
ma > 1
4
ma <
π
42
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
43
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
di
3. Limitar la pendiente de la corriente ( dt ) que circula por el interruptor en el
proceso de encendido.
dv
4. Limitar la pendiente de la tensión ( dt ) en el interruptor durante el
proceso de apagado.
44
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Hay varias formas de clasificar los circuitos snubbers estos pueden ser:
Otra forma de clasificar las redes snubbers es según como controlen la pendiente
de subida de la tensión en el interruptor (turn-off snubber o de apagado) o en
cambio la enclaven a un valor máximo determinado (voltage clamp snubber). Los
snubbers de corriente pueden incluirse en el primer tipo (controlan la pendiente de
subida de la corriente, turn-on snubber o de encendido).
45
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
46
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Hasta el momento se puede concluir que el circuito RCD interviene solo durante
las conmutaciones. Un punto a tener en cuenta en el diseño de este tipo de
circuitos ha sido ya mencionado anteriormente pero conviene remarcar que
durante la conducción del transistor, la corriente de descarga del condensador C
47
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
48
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
elevado.
contrario se alcanzará la tensión máxima después del bloqueo total del transistor.
despreciable)
49
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
1
W = Vs.I m .t fi 1.26
2
corriente por el condensador CS durante el apagado del transistor pasara por dos
I m .t
iC = 1.27
t fi 0 ≤ t <τ
50
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
t
1 I m. t 2 0 ≤ t <τ
C ∫0
VC = VCE = ic.dt = Vc = Vs t >τ 1.28
2C.t fi
2C.t fi .VS
τ= 1.29
Im
Ante esta situación el proceso de carga del condensador CS pasa por las dos
51
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
{0 ≤ t < t fi }
t
1 I m .t 2
VC = VCE = ∫ iC .dt =
C0 2.C.t fi
1.30
+ m (t − t fi ) {t fi ≤ t < τ }
I m .t fi
I
Vc =
2C C
Vs.C 1
τ= + .t fi 1.31
Im 2
52
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
son inferiores a las pérdidas que presentaría el transistor sin dicho snubber. Antes
de proceder con el cálculo de la potencia disipada en el interruptor y snubber, se
define el factor:
τ
k= 1.32
t fi
Para evaluar las pérdidas consideraremos como en el apartado anterior dos casos
posibles:
t fi τ t fi
53
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
1 ⎛ 4 k2 ⎞
Wt = .I m .Vs.t fi .⎜⎜1 − k + ⎟⎟ 1.34
2 ⎝ 3 2 ⎠
τ
1 ⎛k2 ⎞
WC = ∫ u C .iC .dt = .I m .Vs.t fi .⎜⎜ ⎟⎟ 1.35
0
2 ⎝ 2 ⎠
1 ⎛ 4 ⎞
WT = Wt + WC = .I m .Vs.t fi .⎜1 − .k + k 2 ⎟ 1.36
2 ⎝ 3 ⎠
En este caso (ver figura 1.16) se pueden seguir los mismos pasos indicados en el
apartado a) para deducir:
1 ⎛ 1 ⎞
Wt = .I m .Vs.t fi .⎜⎜ ⎟⎟ 1.37
2 ⎝ 6.(2.k − 1) ⎠
1 ⎛ 1⎞
WC = .I m .Vs.t fi .⎜ k − ⎟ 1.38
2 ⎝ 2⎠
54
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
⎛k2 −k + 1 ⎞
WT = Wt + WC = .I m .Vs.t fi .⎜⎜ 3⎟
1
⎟⎟ 1.39
2 ⎜ k−1
⎝ 2 ⎠
55
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
56
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
τ 2
k opt = = 1.40
t fi 3
Finalmente de las expresiones (1.29) y (1.40) se deduce el valor óptimo (valor que
minimiza la disipación de potencia) para el condensador del snubber.
2 I m .t fi
C opt = . 1.41
9 Vs
1
PR =
2
.C.VS . f C 1.42
2
57
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
t ON ( mìnimo )
R= 1.43
5C
Vs
I pico = + I m < I MAX transistor 1.44
R
58
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
59
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
⎛ A⎞
corriente del IGBT ⎜1200 combinada con la inductancia parásita del circuito
⎝ μ s ⎠⎟
60
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
di
este voltaje a un valor seguro, el encendido dt fue bajado usando un RG más
61
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
62
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
63
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Ls .I 0 2
CSN = 1.45
(VPK − VCC )
2
VCC .tr
LS = 1.46
2.I 0
Donde:
tr = Tiempo de subida
64
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Resistencia snubber:
1
RSN = 1.47
( 6.CSN f sw )
65
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Donde:
PAVE = Representa la potencia de perdida disipada en cada semiconductor.
semiconductor.
RΘCS = Resistencia térmica entre la carcasa de semiconductor y el disipador de
calor
RΘSA = Resistencia térmica entre el disipador y el ambiente.
66
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
ΔT = T S − T A 1.50
Por tanto, si para cualquier punto en la curva son leídos los valores de ΔT y PAVE
entonces:
ΔT
RΘSA = 1.51
PAVE
1
RΘSA = 1.52
A.σ
67
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Donde:
1mW 3mW
2
<σ <
cm cm 2 y
ΔT T − TA
PAVE = = S 1.53
RΘSA RΘSA
68
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
capacidades del dispositivo y protege del corto a través de fallas (es decir, a través
de T 1 y T 4 de la figura 1.27a.
69
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
mas rápidamente se libere el fusible, más alto será el voltaje del arco. El tiempo de
liberación t c es la suma del tiempo de fusión t m y el tiempo del arco t a . t m
70
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
We = ∫ R ⋅i 2 dt 1.54
71
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
En algunas aplicaciones puede ser necesario añadir una inductancia en serie, a fin
de limitar el di
dt de la corriente de falla, y evitar un esfuerzo di
dt excesivo sobre el
72
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Capitulo 2
2.1 Descripción
73
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
2.2 Simulaciones
74
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
function p = mysin(m)
f=1*60;
a=0.99;
p = a*sin(2*pi*f*m);
function p = triangular(m)
f=15*60;
a=1;
p = a*sawtooth(2*pi*f*m,0.5);
75
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
if mysin>triangular
A1=[1 0 0 1];
%A1=1;
%A2=0;
%B1=0;
%B2=1;
else
A1=[0 1 1 0];
%A1=0;
%A2=1;
%B1=1;
%B2=0;
end
output=A1;
%output(1)=A1;
%output(2)=A2;
%output(3)=B1;
%output(4)=B2;
76
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
77
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
78
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
140 Vrms con pasos de 5 Vrms y variando el índice de modulación entre 0.55 y 0.99
con pasos de 0.5, con resultados obtenidos en esta simulación se elaboro la Tabla
2.1, donde se presenta como con cambio del voltaje de entrada se cambio el
índice de modulación para obtener mejor regulación en la carga, y en la figura 2.6,
se graficó en cambio de voltaje en la carga en relación con el voltaje de entrada.
79
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Vrms Entrada Índice VPico Carga I Pico Carga Vrms Carga I rms Carga VPico Salida Puente
80 0.99 107 1.07 70.7 0.707 110
85 0.95 105 1.05 68.98 0.6898 116
90 0.95 112 1.12 73.16 0.7316 124
95 0.95 118 1.18 77.33 0.7733 131
100 0.9 102 1.02 67.53 0.6753 135
105 0.9 107.5 1.075 70.99 0.7099 145
110 0.9 112.5 1.125 74.45 0.7445 150
115 0.85 104 1.04 69.68 0.6968 159
120 0.85 109 1.09 72.78 0.7278 162
125 0.85 113.5 1.135 75.88 0.7588 173
130 0.8 103.5 1.035 68.74 0.6874 176.5
135 0.8 107.5 1.075 71.43 0.7143 185.5
140 0.8 111.4 1.11 74.13 0.7413 190
Tabla 2.1: Resultados obtenidos variando el índice de modulación y el voltaje A.C
del inversor con carga resistiva de 100 Ω
80
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
90
80
70
60
50
40
30
20
10
0
81
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Vrms Entrada Índice VPico Carga I Pico Carga Vrms Carga I rms Carga VPico Salida Puente
80 0.99 108 1.07 71.23 0.7039 110
85 0.95 106 1.05 69.49 0.6866 116
90 0.9 92.4 0.912 61.04 0.6031 124
95 0.9 97.7 0.965 64.53 0.6376 131
100 0.9 103 1.015 68.02 0.6721 135
105 0.85 95.7 0.945 63.94 0.6318 145
110 0.85 100.3 0.991 67.06 0.6626 150
115 0.8 91.8 0.907 61.07 0.6034 159
120 0.8 95.8 0.945 63.79 0.6303 162
125 0.8 100 0.988 66.5 0.6571 173
130 0.8 104 1.028 69.22 0.6839 176.5
135 0.75 94 0.925 62.91 0.6216 185.5
140 0.75 97.35 0.9615 65.29 0.6451 190
Tabla 2.2: Resultados obtenidos variando el índice de modulación y el voltaje A.C
del inversor con carga de R = 100 Ω y L = 2 mH
82
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
80
70
60
50
40
30
20
10
0
75 85 95 105 115 125 135 145
Primero se diseño un circuito para generar los pulso de entrada al puente inversor
monofásico ver Figura 2.9, este circuito consta de la comparación de dos señales,
una señal seno de frecuencia 6 hz con una señal triangular de 90 hz. La
comparación de estas dos señales genera cuatro pulsos donde son representados
con los nombres PWM1, PWM2, PWM3, PWM4, los pulsos generados PWM1 y
PWM4 son iguales en frecuencia como en amplitud al igual que los pulsos PWM2
y PWM3, esto es necesario para encender los IGBT´s del puente inversor de una
forma adecuada. El índice de modulación puede variar al aumentar la amplitud de
la señal seno.
83
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
En la Figura 2.10. Se pueden ver los pulsos generados para el puente inversor
monofásico, la generación de los pulsos consta de la comparación de la señal
seno y la triangular como se menciono anteriormente, si la señal seno es mayor
que las señal triangular genera un pulso alto y un pulso bajo en caso contrario.
84
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Luego estos pulsos son utilizados para controlar el encendido y apagado de los
IGBT´s, cada uno de estos dispositivos consta de su propia red Snubber. El
puente inversor monofásico, se alimento con una fuente 24 VDC , a este se le
estos datos se encuentran en las tablas 2.4 y 2.5. Para todos los casos se
tomaron medidas de voltaje y corriente en la carga variando el índice de
modulación. El puente inversor monofásico se puede ver en la figura 2.11.
85
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
86
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
87
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
88
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
89
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
90
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
alimentación
91
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
alimentación.
En las Figuras de 2.12 a 2.18 se puede apreciar las formas de onda para los
diferentes tipos de cargas, presentándose una mejor señal de salida en corriente
para cargas RL , esta salida también depende del índice de modulación que se
utilice al generar los pulso para el encendido y apagado de los IGBT´s del puente
inversor monofásico. La salida del inversor se mejoró con la implementación de un
92
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
93
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Capitulo 3
DISEÑO Y CONSTRUCCIÓN
94
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
95
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
96
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
97
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
5 VDC , los pines 1 ( VDDA ), 20 ( VDD ) y 31 ( VDDAD / VREFH ( ADC ) ), a los pines 2 ( VSSA ), 19
( VSS ) y 32 ( VSSAD / VREFL ( ADC ) ), se conecta la tierra del circuito, entre tierra y 5 VDC
98
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Para que los IGBT´s conduzcan es necesario generar una señal de voltaje de
alrededor de 15 V entre la puerta y el emisor. Por lo tanto, al cambiar de estado
los IGBT´s generan tierras flotantes en las fuentes de disparo, lo que hace
necesaria la implementación de un circuito de disparo que sea capaz de generar
los 15 V independientemente para cada uno [10,11].
99
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
100
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Como se pudo observar en las figuras 3.5 y 3.7, la tarjeta del microcontrolador
como la de disparo requieren una alimentación, para lo cual fue necesario diseñar
una fuente que suministrara las tensiones necesarias. En la figura 3.9 se muestra
el diagrama esquemático de la fuente de alimentación, el diseño de esta fuente se
hizo en base a puente rectificador de diodos, filtrados con un condensador y
regulados con los siguientes circuitos integrados LM7805 y LM7815, donde se
generan voltajes de 5 VDC para alimentar la tarjeta del Microcontrolador, 5 VDC y
101
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
102
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Parámetros Valores
PAVE 78W
RΘjC 0.83 °WC
RΘ CS 0.24 °WC
IC 27 A
ambiente TA = 40°C
ΔT 47.28°C °C 1
RΘSA = ≈ ≈ 0.6062 A=
PAVE 78W W RΘSA ⋅ σ
1
A= ≈ 659.85cm 2
0.6062 °C
W ⋅ 2.5 mW
cm 2
103
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Cuando el disipador no es plano y con aletas, las dimensiones calculadas son más
pequeñas. Para el caso del puente inversor monofásico implementado se utilizo un
disipador de aluminio por cada elemento a proteger con dimensiones 5 cm X 5 cm ,
donde no se presentaron problemas, ver figuras 3.11 y 3.12.
Con el fin de prevenir situaciones de riesgo para los usuarios o el mismo puente
inversor, se instalaron fusibles, que actúen cuando se presenten situaciones
104
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
anormales, con el objetivo de que se destruyan estos antes que otras partes de
mayor valor e importancia del puente inversor. En la figura 3.4a se puede ver la
ubicación de los fusibles en la tarjeta de potencia.
1. 5 A ≤ 39 A
105
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
El filtro se diseño partiendo del hecho que se cuenta con inductancias de 280 mH
las cuales tiene una resistencia interna muy pequeña la cual es casi despreciable
y adicionalmente teniendo en cuenta que se desea que la frecuencia de corte sea
de 100 hz, con estos dos parámetros definidos se paso a encontrar el valor optimo
del condensador utilizando la Ecuación 3.1, de aquí se calculó que el valor más
adecuado es 36.18 μ F , el cual no es posible obtener en la practica por lo tanto se
utilizan 4 condensadores de 10 μ F en paralelo y de esta modo formar un solo
condensador de 40 μ F .
1
fC = 3.1
π LC
3.9.1 Descripción
106
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Para poder controlar de manera adecuada el voltaje de salida del puente inversor
el voltaje de entrada a este se redujo y se paso a DC donde a 80 V de entrada al
puente le corresponden 2.8 V en la entrada del microcontrolador y a 140 V le
corresponden 4.5 V, en este rango de valores se tiene pasos mas pequeños de
voltaje a la entrada del microcontrolador por voltaje de entrada DC del puente
inversor y variación casi lineal. Por medio del convertidor análogo digital y
algoritmo implementado se determino para 2.8 V de entrada al convertidor la
amplitud de la señal senoidal de 0.99 y para 4.5 V, 0.67 respectivamente. El
programa elaborado se muestra en el Anexo E.
107
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Filtrar de forma adecuada la salida del inversor para de esta forma eliminar los
armónicos producidos en la carga y garantizar en esta voltaje senoidal y de
frecuenta de 60 hz.
108
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
CAPITULO 4
RESULTADOS Y CONCLUSIONES
condensador de 250WV / 2200 μ F para pasar de volta A.C a D.C, otro caso que se
utilizo fue conectar el puente rectificador directo a la red de alimentación AC, los
circuitos implementados se muestran en las figuras 4.3 y 4.6, para esta
configuración se utilizo una carga de 100 Ω .
amplitud a 15 VDC y aislar las etapas de control con la de potencia y así poder
encender los IGBT´s (Ver figura 4.2), los pulsos de entrada para el IGBT 1(G1), e
IGBT 4 (G4) son iguales al igual que IGBT 3 (G1), e IGBT 2 (G4). Las señales
fueron adquiridas por medio del puerto RS232 del osciloscopio Promax OD-581.
109
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
De las señales anteriores se observa que los pulsos generados para los IGBT´s 1
y 4 tienen estado alto, contrario para los IGBT´s 2 y 3 que están en estado bajo,
esto garantiza que no entren en cortocircuito los elementos del puente inversor.
110
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Después de garantizar que los pulsos lleguen a la puerta y emisor de cada IGBT,
se procede a energizar el puente inversor con el voltaje DC, estas pruebas se
realizaron de dos formas, la primera fue implementando una fuente DC con un
transformador reductor 115 VAC / 24 VAC , conectando a él un puente rectificador y un
condensador para filtrar la señal ( ver figura 4.3 ), logrando una salida DC con
valores entre 19.93 VDC y 36.70 VDC para una entrada AC de la red de 80 Vrms y
140 Vrms respectivamente. En la tabla 4.1 se pueden observar los valores de voltaje
111
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Voltaje Transformador
Voltaje de la Red (Vrms) Voltaje DC
(Vrms)
80 16.74 19.93
85 17.7 21.24
90 18.85 22.91
95 19.75 24.03
100 20.85 25.49
105 21.9 26.87
110 23.01 28.24
115 24.05 29.7
120 25.22 31.22
125 25.51 32.5
130 27.24 33.9
135 28.22 35.17
140 29.32 36.7
Tabla 4.1: Valores DC de alimentación del puente inversor
tabla 4.2 se observan los datos tomados para esta variación de voltaje de la red.
La figura 4.4, se muestra un ejemplo del voltaje de salida del inversor, la cual fue
tomada con una alimentación de 28.24 VDC , y sin carga conectada a la salida del
112
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Después se conecto una carga resistiva de 100 Ω así como el filtro LC diseñado
en el capituló 3, la figura 4.5 muestra la salida en la carga de 100 Ω, para un
voltaje de alimentación DC de 28.24 VDC
113
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
carga para las variaciones de voltaje realizas, al comparar las dos ultimas
columnas de la tabla se puede apreciar una pequeña diferencia del voltaje( Vrms ) de
salida entre el valor real y el valor ideal, esto se debe al instrumento de medida
con el cual se realizó la medida.
114
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Bajo Voltaje
Vrms_Salida Vr Vrms_Entrada
9
0
15.00 17.00 19.00 21.00 23.00 25.00 27.00 29.00 31.00
115
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
La tabla 4.3 muestra los valores DC para este caso con los que se alimento el
puente inversor para los diferentes valores de entrada de la red.
Voltaje de la Red
Voltaje DC
(Vrms)
80 103.2
85 110.0
90 115.9
95 122.4
100 129.4
105 136.1
110 143.8
115 149.5
120 155.4
125 162.8
130 169.0
135 175.3
140 181.6
Tabla 4.3: Valores DC de alimentación del puente inversor
La figura 4.8 muestra la señal de salida sin carga para una alimentación 143.8 VDC ,
la amplitud de salida de esta señal es de 220 VPP , para los diferentes valores de
116
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
81.50 Vrms , con frecuencia de 58.9 hz . En la tabla 4.4 se pueden ver los diferentes
117
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
La adición del filtro LC mejora la señal senoidal de salida eliminando los armónicos
perjudiciales para la señal.
Voltaje de la Red Voltaje Entrada Voltaje carga (Vpp) Voltaje carga Real Voltaje carga Ideal
Conversor (Vrms) (Vrms)
80 2.74 192 68.7 67.89
85 2.89 204 70.2 72.14
90 3.03 212 73.0 74.96
95 3.2 220 75.5 77.79
100 3.33 220 71.9 77.79
105 3.49 220 76.6 77.79
110 3.64 236 81.5 83.45
115 3.79 252 87.8 89.11
120 3.94 244 84.1 86.28
125 4.09 230 80.3 81.33
130 4.26 235 81.4 83.10
135 4.4 210 72.0 74.26
140 4.51 195 69.4 68.95
Tabla 4.4: Datos en la carga con variación de voltaje de la red
La diferencia de los voltajes ( Vrms ) de las dos ultimas columnas Real e Ideal es
118
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Alto Voltaje
Vrms_Salida Vr Vrms_Entrada
100
90
80
70
60
50
40
30
20
10
0
75 85 95 105 115 125 135 145
Los resultado obtenidos en la parte práctica fueron comparados con los obtenidos
mediante simulación en Matlab estos se puede apreciar en la tabla 4.5 y en la
Figura 4.11.
119
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Entrada
Vrms Simulación Reales
80 70.7 68.7
85 68.98 70.2
90 73.16 73
95 77.33 75.5
100 67.53 71.9
105 70.99 76.6
110 74.45 81.5
115 69.68 87.8
120 72.78 84.1
125 75.88 80.3
130 68.74 88.7
135 71.43 80
140 74.13 69.4
Tabla 4.5: Comparación resultados prácticos con resultados teóricos
40 Reales
30
20
10
0
75 85 95 105 115 125 135 145
Como se puede ver los resultados prácticos son los esperados, el error
presentado entre prácticos y teóricos se puede atribuir a características de los
dispositivos utilizados ya que estos no son ideales y también a que son necesarios
utilizar elementos de mayor precisión. Eso se observar en la Figura 4.12 donde se
observa la poca variación de voltaje en la entrada del conversor Análogo – Digital
para todo el rango de valores de voltaje de la red, debida a que el
120
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Vrms_entrada Vr Vrms_Entrada_ConAD
4.5
3.5
2.5
75 85 95 105 115 125 135 145
121
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
En las tablas 4.6 y 4.7 se observan los voltajes en el elemento inductivo del filtro,
es decir la caída de voltaje, estos datos de voltaje se muestran para diferentes
valores de voltaje de la red, la caída es grande ya que no se pudo implementar un
filtro con los elementos disponibles que presentara una baja impedancia en este
elemento para que presentara una menor caída y obtener una muy buena señal
de salida en la carga.
122
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Conclusiones
Los datos obtenidos mediante simulación son coherentes con los resultados
prácticos lo cual demuestra la eficiencia del funcionamiento del puente inversor y
de la estrategia de control.
123
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Recomendaciones
Buscar métodos con los cuales se pueda obtener una respuesta más rápida para
garantizar mayor eficiencia de control sobre los IGBT´s, esto se puede lograr
utilizando dispositivos de mayor capacidad de procesamiento.
124
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
BIBLIOGRAFÍA
[8] P.D EVANS, L.K MESTHA. BSc (Eng), “Analysis of Conventional Snubber
Circuits for PWM Inverters Using Bipolar Transistors,” IEEE Proceedings, 1988,
volumen 135.
125
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
126
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Anexos
127
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Vrms Entrada Índice VPico Carga I Pico Carga Vrms Carga I rms Carga VPico Salida
Puente
80 0.55 35 0.345 22.84 0.2284 110
80 0.6 36 0.36 24.29 0.2429 110
80 0.65 41 0.41 27.8 0.278 110
80 0.7 46.25 0.4625 30.97 0.3097 110
80 0.75 54.5 0.545 36.53 0.3653 110
80 0.8 63 0.63 41.77 0.4177 110
80 0.85 72 0.72 48 0.48 110
80 0.9 81.5 0.815 53.68 0.5368 110
80 0.95 100 1 64.8 0.648 110
80 0.99 107 1.07 70.7 0.707 110
85 0.55 37 0.37 24.32 0.2432 116
85 0.6 38.5 0.385 25.86 0.2685 116
85 0.65 44 0.44 29.6 0.296 116
85 0.7 49 0.49 32.98 0.3298 116
85 0.75 58 0.58 38.89 0.3889 116
85 0.8 67 0.67 44.47 0.4447 116
85 0.85 77 0.77 51.1 511 116
85 0.9 86.5 0.865 57.14 54.14 116
85 0.95 105 1.05 68.98 0.6898 116
85 0.99 114 114 76.25 0.07625 116
90 0.55 39 0.39 25.8 0.258 124
90 0.6 40.6 0.406 27.44 0.2744 124
90 0.65 46.5 0.465 31.4 0.314 124
90 0.7 52 0.52 34.98 0.3498 124
90 0.75 62 0.62 41.25 0.4125 124
90 0.8 71 0.71 47.16 0.4716 124
90 0.85 81 0.81 54.2 0.542 124
90 0.9 92 0.92 60.6 0.606 124
90 0.95 112 1.12 73.16 0.7316 124
90 0.99 121 1.21 79.82 0.7982 124
95 0.55 41 0.41 27.28 0.2728 131
95 0.6 43 0.43 29.01 0.2901 131
95 0.65 49 0.49 33.19 0.3319 131
128
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
129
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
130
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Vrms Entrada Índice VPico Carga I Pico Carga Vrms Carga I rms Carga VPico Salida
Puente
80 0.55 35 0.342 23 0.2272 110
80 0.6 36.2 0.357 24.46 0.2417 110
80 0.65 41.5 0.41 27.99 0.2766 110
80 0.7 46.5 0.46 31.19 30.82 110
80 0.75 55 54.5 36.78 0.3634 110
80 0.8 63.5 0.625 42.06 0.4156 110
80 0.85 72.5 0.715 48.34 0.4777 110
80 0.9 82 0.81 54.06 0.5342 110
80 0.95 99.5 98.5 65.28 0.645 110
80 0.99 108 1.07 71.23 0.7039 110
85 0.55 37 0.365 24.48 0.2419 116
85 0.6 38.6 0.38 26.04 25.73 116
85 0.65 44.2 0.436 29.8 0.2945 116
85 0.7 49.6 0.49 33.2 0.3281 116
85 0.75 58.4 0.578 39.16 0.3869 116
85 0.8 67.5 0.665 44.78 0.4424 116
85 0.85 77 0.76 51.46 50.85 116
85 0.9 87 0.86 57.55 0.5687 116
85 0.95 106 1.05 69.49 0.6866 116
85 0.99 115.15 1.1376 75.83 0.7492 116
90 0.55 39.2 0.387 25.97 0.2566 124
90 0.6 40.9 0.4038 27.62 0.273 124
90 0.65 46.8 0.4622 31.61 0.3123 124
90 0.7 52.6 0.5195 35.22 0.348 124
90 0.75 61.9 0.612 41.53 0.4104 124
90 0.8 71.4 0.705 47.49 0.4693 124
90 0.85 81.6 0.807 54.58 0.5393 124
90 0.9 92.4 0.912 61.04 0.6031 124
90 0.95 112.6 1.112 73.7 0.7282 124
90 0.99 122.15 1.206 80.42 0.7946 124
95 0.55 41.4 0.409 27.46 0.2713 131
95 0.6 43.2 0.427 29.21 0.2886 131
95 0.65 49.5 0.488 33.42 0.3302 131
95 0.7 55.6 0.549 37.23 0.3679 131
131
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
132
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
133
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
134
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
135
PD 91471B
IRG4PC50UD
INSULATED GATE BIPOLAR TRANSISTOR WITH UltraFast CoPack IGBT
ULTRAFAST SOFT RECOVERY DIODE
Features C
Thermal Resistance
Parameter Min. Typ. Max. Units
RθJC Junction-to-Case - IGBT ------ ------ 0.64
RθJC Junction-to-Case - Diode ------ ------ 0.83 °C/W
RθCS Case-to-Sink, flat, greased surface ------ 0.24 ------
RθJA Junction-to-Ambient, typical socket mount ----- ----- 40
Wt Weight ------ 6 (0.21) ------ g (oz)
www.irf.com 1
12/30/00
IRG4PC50UD
Electrical Characteristics @ TJ = 25°C (unless otherwise specified)
Parameter Min. Typ. Max. Units Conditions
V(BR)CES Collector-to-Emitter Breakdown VoltageS 600 ---- ---- V VGE = 0V, IC = 250µA
∆V(BR)CES/∆TJ Temperature Coeff. of Breakdown Voltage ---- 0.60 ---- V/°C VGE = 0V, IC = 1.0mA
VCE(on) Collector-to-Emitter Saturation Voltage ---- 1.65 2.0 IC = 27A VGE = 15V
---- 2.0 ---- V IC = 55A See Fig. 2, 5
---- 1.6 ---- IC = 27A, TJ = 150°C
VGE(th) Gate Threshold Voltage 3.0 ---- 6.0 VCE = VGE, IC = 250µA
∆VGE(th)/∆TJ Temperature Coeff. of Threshold Voltage ---- -13 ---- mV/°C VCE = VGE, IC = 250µA
gfe Forward Transconductance T 16 24 ---- S VCE = 100V, IC = 27A
ICES Zero Gate Voltage Collector Current ---- ---- 250 µA VGE = 0V, VCE = 600V
---- ---- 6500 VGE = 0V, VCE = 600V, TJ = 150°C
VFM Diode Forward Voltage Drop ---- 1.3 1.7 V IC = 25A See Fig. 13
---- 1.2 1.5 IC = 25A, TJ = 150°C
IGES Gate-to-Emitter Leakage Current ---- ---- ±100 nA VGE = ±20V
2 www.irf.com
IRG4PC50UD
40
D u ty c ycl e: 5 0%
T J = 1 25 °C
T sin k = 90 °C
Ga te d rive a s spe cifi ed
30 Tu rn -on lo sses inclu de
Loa d C urre nt (A)
6 0 % o f rate d
20 v o lta g e
10
0 A
0.1 1 10 100
1000 1000
I C , C o lle ctor-to-E m itter Cu rre n t (A )
100
100
TJ = 1 5 0°C
T J = 1 5 0 °C
10
T J = 2 5 °C
T J = 2 5 °C 10
VGE = 15V VC C = 1 0 V
2 0 µ s P U L S E W ID T H A 5 µ s P U LS E W ID TH A
0.1 1
0 1 10 4 6 8 10 12
VC E , C o lle c to r-to -E m itte r V o lta g e (V ) VG E , G a te -to -E m itte r V o lta g e (V )
www.irf.com 3
IRG4PC50UD
60
V G E = 15 V 2.5
V G E = 1 5V
50
IC = 5 4 A
40 2.0
30
IC = 2 7 A
20 1.5
IC = 14 A
10
0 1.0 A
25 50 75 100 125 150 -60 -40 -20 0 20 40 60 80 100 120 140 160
T C , C ase Tem perature (°C) T J , Ju n c tio n Te m p e ra tu re (°C )
Fig. 4 - Maximum Collector Current vs. Case Fig. 5 - Typical Collector-to-Emitter Voltage
Temperature vs. Junction Temperature
1
T h e rm a l R e s p o n se (Z thJ C )
D = 0 .5 0
0 .2 0
0 .1
0 .1 0
PD M
0 .0 5 t
1
S IN G L E P U L S E t2
0 .0 2 (T H E R M A L R E S P O N S E )
N ote s :
0 .0 1 1 . D u ty f ac t or D = t /t
1 2
2 . P e a k TJ = P D M x Z th J C + T C
0 .0 1
0 .0 0 0 0 1 0 .0 0 0 1 0 .0 0 1 0 .0 1 0 .1 1 10
t 1 , R e c ta n g u la r P u ls e D ura tio n (s e c )
4 www.irf.com
IRG4PC50UD
8000 20
V GE = 0V , f = 1M Hz VC E = 400V
6000
C ie s
12
4000
8
C oes
2000 C res 4
A 0
A
0
1 10 100 0 40 80 120 160 200
3.0 10
VCC = 480V
VGE = 15V
TJ = 2 5 °C
Total Switching Losses (mJ)
I C = 54A
T ota l S w itching Loss es (m J)
IC = 27A
2.5
I C = 27A
2.0 1
I C = 14A
1.5
RG = 5.0 Ω
VG E = 15V
1.0 A VC C = 480V A
0.1
0 10 20 30 40 50 60 -60 -40 -20 0 20 40 60 80 100 120 140 160
Fig. 9 - Typical Switching Losses vs. Gate Fig. 10 - Typical Switching Losses vs.
Resistance Junction Temperature
www.irf.com 5
IRG4PC50UD
8.0 1000
RG = 5 .0 Ω VGGE E= 2 0V
TJ = 1 5 0 °C T J = 125 °C
V CC = 480V
V GE = 15V
6.0
100 S A FE O P E R A TIN G A R E A
4.0
10
2.0
0.0 A 1
0 10 20 30 40 50 60 1 10 100 1000
I C , C o lle c to r-to-E m itte r C u rre n t (A ) V C E , Collecto r-to-E m itter V oltage (V )
TJ = 1 50 °C
TJ = 1 25 °C
10 TJ = 25 °C
1
0.6 1.0 1.4 1.8 2.2 2.6
F o rw a rd V o lta g e D ro p - V FM (V )
Fig. 13 - Maximum Forward Voltage Drop vs. Instantaneous Forward Current
6 www.irf.com
IRG4PC50UD
140 100
VR = 2 0 0 V
VR = 2 0 0 V
TJ = 125°C T J = 1 2 5 °C
TJ = 25°C T J = 2 5 °C
120
100
I F = 5 0A
I IR R M - (A )
t rr - (ns)
I F = 2 5A
80 I F = 50A 10
I F = 25A
I F = 10 A
IF = 10A
60
40
20 1
100 1000 100 1000
di f /dt - (A/µs) d i f /d t - (A /µ s)
Fig. 14 - Typical Reverse Recovery vs. dif/dt Fig. 15 - Typical Recovery Current vs. dif/dt
1500 10000
VR = 2 0 0 V VR = 2 0 0 V
T J = 1 2 5 °C T J = 1 2 5 °C
T J = 2 5 °C T J = 2 5 °C
1200
di(rec)M/dt - (A /µ s)
Q R R - (n C )
900
I F = 5 0A I F = 10 A
1000
600
I F = 2 5A
I F = 25 A
300
I F = 1 0A I F = 5 0A
0 100
100 1000 100 1000
d i f /d t - (A /µ s ) di f /dt - (A /µs)
Fig. 16 - Typical Stored Charge vs. dif/dt Fig. 17 - Typical di(rec)M/dt vs. dif/dt
www.irf.com 7
IRG4PC50UD
90% Vge
+Vge
Same ty pe
device as Vce
D .U.T.
9 0 % Ic
10% Vce
Ic Ic
430µF 5 % Ic
80%
of Vce D .U .T.
td (o ff) tf
∫
t1 + 5 µ S
Eoff = V c e ic d t
t1
∫
trr
G A T E V O L T A G E D .U .T . trr
Q rr = id d t
Ic
tx
1 0 % +V g
+Vg
tx
1 0 % Irr
10% Vcc
V cc
D UT VO LTAG E
Vce
AN D CU RRE NT V pk
Irr
1 0 % Ic
Vcc Ip k
9 0 % Ic
Ic
D IO D E R E C O V E R Y
W A V E FO R M S
5% Vce
td (o n ) tr
∫
t2
∫
E o n = V ce ie d t t4
t1 E re c = V d id d t
t3
t1 t2 D IO D E R E V E R S E
REC OVERY ENER GY
t3 t4
Fig. 18c - Test Waveforms for Circuit of Fig. 18a, Fig. 18d - Test Waveforms for Circuit of Fig. 18a,
Defining Eon, td(on), tr Defining Erec, trr, Qrr, Irr
8 www.irf.com
IRG4PC50UD
V g G A T E S IG N A L
D E V IC E U N D E R T E S T
C U R R E N T D .U .T .
V O L T A G E IN D .U .T .
C U R R E N T IN D 1
t0 t1 t2
L D.U.T. 480V
RL=
4 X IC @25°C
1000V Vc*
0 - 480V
50V
6000µ F
100 V
Figure 19. Clamped Inductive Load Test Figure 20. Pulsed Collector Current
Circuit Test Circuit
www.irf.com 9
IRG4PC50UD
Notes:
Q Repetitive rating: VGE = 20V; pulse width limited by maximum junction temperature
(figure 20)
R VCC = 80%(VCES), VGE = 20V, L = 10µH, RG = 5.0Ω (figure 19)
S Pulse width ≤ 80µs; duty factor ≤ 0.1%.
T Pulse width 5.0µs, single shot.
NOTE S:
3 .6 5 (.1 4 3 ) -D-
5 .3 0 (.2 0 9 ) 1 D IM E N S IO N S & T O LE R A N C IN G
1 5 .9 0 (.6 2 6 ) 3 .5 5 (.1 4 0 ) P E R A N S I Y 14 .5M , 1 98 2 .
1 5 .3 0 (.6 0 2 ) 4 .7 0 (.1 8 5 )
0 .2 5 ( .0 1 0 ) M D B M 2 C O N T R O L L IN G D IM E N S IO N : IN C H .
-B- -A- 2.5 0 ( .0 8 9)
3 D IM E N S IO N S A R E S H O W N
1.5 0 ( .0 5 9) M IL LIM E T E R S (IN C H E S ).
5 .5 0 (.2 17 ) 4 4 C O N F O R M S T O J E D E C O U T L IN E
T O -2 4 7A C .
2 0 .3 0 (.8 0 0 )
1 9 .7 0 (.7 7 5 ) 5.5 0 (.2 1 7)
2X
4.5 0 (.1 7 7) LEAD A S S IG N M E N T S
1- GAT E
1 2 3 2- COLLECTO R
3- E M IT T E R
4- COLLECTO R
-C-
1 4 .8 0 (.5 8 3 ) 4 .3 0 (.1 7 0 )
* 1 4 .2 0 (.5 5 9 ) 3 .7 0 (.1 4 5 ) * LO N G E R LE A D E D (2 0m m )
V E R S IO N A V A IL A B L E (T O -2 47 A D )
T O O R D E R A D D "-E " S U F F IX
TO PAR T NUM BER
2 .4 0 (.0 9 4 ) 1 .4 0 ( .0 56 ) 0 .8 0 (.0 3 1 )
2 .0 0 (.0 7 9 ) 3X 3X
1 .0 0 ( .0 39 ) 0 .4 0 (.0 1 6 )
2X
0.2 5 (.0 1 0 ) M C A S 2 .6 0 ( .1 0 2 )
5 .4 5 (.2 1 5 ) 2 .2 0 ( .0 8 7 )
3 .4 0 (.1 3 3 )
2X 3 .0 0 (.1 1 8 )
IR WORLD HEADQUARTERS: 233 Kansas St., El Segundo, California 90245, USA Tel: (310) 252-7105
TAC Fax: (310) 252-7903
Visit us at www.irf.com for sales contact information.
Data and specifications subject to change without notice. 12/00
10 www.irf.com
Note: For the most current drawings please refer to the IR website at:
http://www.irf.com/package/
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
ANEXO C: IR2110
147
Data Sheet No. PD60147 rev.U
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
HIGH AND LOW SIDE DRIVER
Features Product Summary
• Floating channel designed for bootstrap operation
Fully operational to +500V or +600V VOFFSET (IR2110) 500V max.
Tolerant to negative transient voltage (IR2113) 600V max.
dV/dt immune
• Gate drive supply range from 10 to 20V IO+/- 2A / 2A
• Undervoltage lockout for both channels
• 3.3V logic compatible VOUT 10 - 20V
Separate logic supply range from 3.3V to 20V
Logic and power ground ±5V offset ton/off (typ.) 120 & 94 ns
• CMOS Schmitt-triggered inputs with pull-down
Delay Matching (IR2110) 10 ns max.
• Cycle by cycle edge-triggered shutdown logic
• Matched propagation delay for both channels (IR2113) 20ns max.
• Outputs in phase with inputs
Packages
Description
The IR2110/IR2113 are high voltage, high speed power MOSFET and
IGBT drivers with independent high and low side referenced output chan-
nels. Proprietary HVIC and latch immune CMOS technologies enable 16-Lead SOIC
14-Lead PDIP IR2110S/IR2113S
ruggedized monolithic construction. Logic inputs are compatible with IR2110/IR2113
standard CMOS or LSTTL output, down to 3.3V logic. The output
drivers feature a high pulse current buffer stage designed for minimum
driver cross-conduction. Propagation delays are matched to simplify use in high frequency applications. The
floating channel can be used to drive an N-channel power MOSFET or IGBT in the high side configuration which
operates up to 500 or 600 volts.
(Refer to Lead Assignments for correct pin configuration). This/These diagram(s) show electrical
connections only. Please refer to our Application Notes and DesignTips for proper circuit board layout.
www.irf.com 1
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
2 www.irf.com
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
www.irf.com 3
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
Lead Definitions
Symbol Description
VDD Logic supply
HIN Logic input for high side gate driver output (HO), in phase
SD Logic input for shutdown
LIN Logic input for low side gate driver output (LO), in phase
VSS Logic ground
VB High side floating supply
HO High side gate drive output
VS High side floating supply return
VCC Low side supply
LO Low side gate drive output
COM Low side return
4 www.irf.com
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
Lead Assignments
Part Number
www.irf.com 5
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
Vcc =15V HV = 10 to 500V/600V
10KF6
10 0.1 +
200
µF µF 0.1 100µF
µH 10KF6
9 3 6 µF
5
10
7
HO
11 dVS
1 >50 V/ns
12 dt
OUTPUT 10KF6
MONITOR
13 2
IRF820
Figure 1. Input/Output Timing Diagram Figure 2. Floating Supply Voltage Transient Test Circuit
Vcc =15V
VB
#
#
10 0.1
µF µF 0.1 10
+
9 3 6 15V
µF µF
-
5 V
S
! "" "
10 CL
HIN 7 (0 to 500V/600V)
HO
SD 11 10 $
# $
#
1 µF
12 LO
LIN
CL
13 2 %
# %
#
Figure 3. Switching Time Test Circuit Figure 4. Switching Time Waveform Definition
#
#
#
'*
%
#
$
#
$
#
6 www.irf.com
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
250 250
200 200
Max.
Turn-On Delay Time (ns)
Max.
50 50
0 0
-50 -25 0 25 50 75 100 125 10 12 14 16 18 20
Temperature (°C) VCC/VBS Supply Voltage (V)
Figure 7A. Turn-On Time vs. Temperature Figure 7B. Turn-On Time vs. VCC/VBS Supply Voltage
250 250
Max.
200 200
Turn-On Delay Time (ns)
Typ.
Turn-Off Delay Time (ns)
150 150
100 100
Max.
Typ.
50 50
0 0
0 2 4 6 8 10 12 14 16 18 20 -50 -25 0 25 50 75 100 125
VDD Supply Voltage (V) Temperature (°C)
Figure 7C. Turn-On Time vs. VDD Supply Voltage Figure 8A. Turn-Off Time vs. Temperature
250 250
200 200
Max.
Turn-Off Delay Time (ns)
Turn-Off Delay Time (ns)
150
Max.
150
Typ.
100
100
Typ
50
50
0
0
10 12 14 16 18 20
0 2 4 6 8 10 12 14 16 18 20
VDD Supply Voltage (V)
VCC/VBS Supply Voltage (V)
Figure 8B. Turn-Off Time vs. VCC/VBS Supply Voltage Figure 8C. Turn-Off Time vs. VDD Supply Voltage
www.irf.com 7
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
250 250
200 200
Max.
Shutdown Delay Time (ns)
Max.
100 100
Typ.
50 50
0 0
-50 -25 0 25 50 75 100 125 10 12 14 16 18 20
Temperature (°C) VCC/VBS Supply Voltage (V)
Figure 9A. Shutdown Time vs. Temperature Figure 9B. Shutdown Time vs. VCC/VBS Supply Voltage
250 100
Shutdown Delay Time (ns)
200 80
Max .
Turn-On Rise Time (ns)
150 60
100
Typ 40
M ax.
50 Typ.
20
0
0
0 2 4 6 8 10 12 14 16 18 20
-50 -25 0 25 50 75 100 125
VDD Supply Voltage (V) Temperature (°C)
Figure 9C. Shutdown Time vs. VDD Supply Voltage Figure 10A. Turn-On Rise Time vs. Temperature
100 50
80 40
Turn-On Rise Time (ns)
60 30
Max.
Max.
40 20
Typ. Typ.
20 10
0 0
10 12 14 16 18 20 -50 -25 0 25 50 75 100 125
VBIAS Supply Voltage (V) Temperature (°C)
Figure 10B. Turn-On Rise Time vs. Voltage Figure 11A. Turn-Off Fall Time vs. Temperature
8 www.irf.com
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
50
15.0
40
12.0
Max
Min.
30
9.0
20
6.0
Max.
Typ.
10
3.0
0
0.0
10 12 14 16 18 20
-50 -25 0 25 50 75 100 125
VBIAS Supply Voltage (V)
Temperature (°C)
Figure 11B. Turn-Off Fall Time vs. Voltage Figure 12A. Logic “1” Input Threshold vs. Tempera-
ture
15 15.0
12
Logic " 1" Input Threshold (V)
12.0
Max.
Logic "0" Input Threshold (V)
9 9.0
6 6.0
Max.
Min.
3
3.0
0
0.0
0 2 4 6 8 10 12 14 16 18 20 -50 -25 0 25 50 75 100 125
VDD Logic Supply Voltage (V) Temperature (°C)
Figure 12B. Logic “1” Input Threshold vs. Voltage Figure 13A. Logic “0” Input Threshold vs. Tempera-
ture
15 5.00
12 4.00
Logic "0" Input Threshold (V)
9 3.00
Min.
6
2.00
Max.
3
1.00
0
0.00
0 2 4 6 8 10 12 14 16 18 20 -50 -25 0 25 50 75 100 125
VDD Logic Supply Voltage (V) Temperature (°C)
Figure 13B. Logic “0” Input Threshold vs. Voltage Figure 14A. High Level Output vs. Temperature
www.irf.com 9
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
5.00 1.00
4.00 0.80
High Level Output Voltage (V)
2.00 0.40
M ax.
1.00 0.20
Max.
0.00 0.00
10 12 14 16 18 20 -50 -25 0 25 50 75 100 125
VBIAS Supply Voltage (V) Temperature (°C)
Figure 14B. High Level Output vs. Voltage Figure 15A. Low Level Output vs. Temperature
1.00 500
0.80 400
Offset Supply Leakage Current (µA)
Low Level Output Voltage (V)
0.60 300
0.40 200
0.20 100
M ax.
Max.
0.00 0
10 12 14 16 18 20 -50 -25 0 25 50 75 100 125
VBIAS Supply Voltage (V) Temperature (°C)
Figure 15B. Low Level Output vs. Voltage Figure 16A. Offset Supply Current vs. Temperature
500 500
400
Offset Supply Leakage Current (µA)
400
VBS Supply Current (µA)
300 300
Max.
200 200
Typ.
100 Max.
100
0 0
0 100 200 300 400 500 600 -50 -25 0 25 50 75 100 125
IR2110 IR2113
V B Boost Voltage (V) Temperature (°C)
Figure 16B. Offset Supply Current vs. Voltage Figure 17A. VBS Supply Current vs. Temperature
10 www.irf.com
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
500 625
400 500
300 375
Max.
200 250
Max.
Typ.
100 125
Typ.
0 0
10 12 14 16 18 20 -50 -25 0 25 50 75 100 125
VBS Floating Supply Voltage (V) Temperature (°C)
Figure 17B. VBS Supply Current vs. Voltage Figure 18A. VCC Supply Current vs. Temperature
625 100
500 80
VCC Supply Current (µA)
375 60
250 40
Max.
Max.
125 20
Typ.
Typ.
0 0
10 12 14 16 18 20 -50 -25 0 25 50 75 100 125
VCC Fixed Supply Voltage (V) Temperature (°C)
Figure 18B. VCC Supply Current vs. Voltage Figure 19A. VDD Supply Current vs. Temperature
60 100
50
80
Logic "1" Input Bias Current (µA)
VDD Supply Current (µA)
40
60
30
40
20
Max.
10 20
Typ.
0
0
0 2 4 6 8 10 12 14 16 18 20 -50 -25 0 25 50 75 100 125
VDD Logic Supply Voltage (V) Temperature (°C)
Figure 19B. VDD Supply Current vs. VDD Voltage Figure 20A. Logic “1” Input Current vs. Temperature
www.irf.com 11
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
60 5.00
Logic “1” Input Bias Current (µA)
50
4.00
10 1.00
Max.
0
0.00
0 2 4 6 8 10 12 14 16 18 20 -50 -25 0 25 50 75 100 125
VDD Logic Supply Voltage (V) Temperature (°C)
Figure 20B. Logic “1” Input Current vs. VDD Voltage Figure 21A. Logic “0” Input Current vs. Temperature
5 11.0
Logic “0” Input Bias Current (µA)
4 10.0
VBS Undervoltage Lockout + (V)
Max.
3
9.0
Typ.
2
8.0
1 Min.
7.0
0
0 2 4 6 8 10 12 14 16 18 20 6.0
-50 -25 0 25 50 75 100 125
VDD Logic Supply Voltage (V)
Temperature (°C)
Figure 21B. Logic “0” Input Current vs. VDD Voltage Figure 22. VBS Undervoltage (+) vs. Temperature
11.0 11.0
10.0 10.0
VCC Undervoltage Lockout + (V)
VBS Undervoltage Lockout - (V)
Max.
Max.
9.0 9.0
Typ.
Typ.
8.0 8.0
Min.
7.0 Min.
7.0
6.0 6.0
-50 -25 0 25 50 75 100 125 -50 -25 0 25 50 75 100 125
Figure 23. VBS Undervoltage (-) vs. Temperature Figure 24. VCC Undervoltage (+) vs. Temperature
12 www.irf.com
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
11.0 5.00
10.0 4.00
VCC Undervoltage Lockout - (V)
Typ.
8.0 2.00
6.0 0.00
-50 -25 0 25 50 75 100 125 -50 -25 0 25 50 75 100 125
Temperature (°C) Temperature (°C)
Figure 25. VCC Undervoltage (-) vs. Temperature Figure 26A. Output Source Current vs. Temperature
5.00 5.00
4.00 4.00
Output Source Current (A)
Min.
2.00 2.00
Typ.
1.00 1.00
Min.
0.00 0.00
10 12 14 16 18 20 -50 -25 0 25 50 75 100 125
VBIAS Supply Voltage (V) Temperature (°C)
Figure 26B. Output Source Current vs. Voltage Figure 27A. Output Sink Current vs. Temperature
320V
5.00 150
125
4.00
Junction Temperature (°C)
140V
Output Sink Current (A)
100
3.00
75
2.00
10V
Typ. 50
1.00 Min.
25
0.00 0
10 12 14 16 18 20 1E+2 1E+3 1E+4 1E+5 1E+6
VBIAS Supply Voltage (V) Frequency (Hz)
Figure 27B. Output Sink Current vs. Voltage Figure 28. IR2110/IR2113 TJ vs. Frequency
(IRFBC20) RGATE = 33Ω Ω, VCC = 15V
www.irf.com 13
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
125 125
140V
Junction Temperature (°C)
75 75
10V
50 50
25 25
0 0
1E+2 1E+3 1E+4 1E+5 1E+6 1E+2 1E+3 1E+4 1E+5 1E+6
Frequency (Hz) Frequency (Hz)
Figure 29. IR2110/IT2113 TJ vs. Frequency Figure 30. IR2110/IR2113 TJ vs. Frequency
(IRFBC30) RGATE = 22Ω Ω, VCC = 15V (IRFBC40) RGATE = 15Ω Ω, VCC = 15V
320V 140V 320V 140V
150 150
125 125
Junction Temperature (°C)
10V
100 100
75 75 10V
50 50
25 25
0 0
1E+2 1E+3 1E+4 1E+5 1E+6 1E+2 1E+3 1E+4 1E+5 1E+6
Frequency (Hz) Frequency (Hz)
Figure 31. IR2110/IR2113 TJ vs. Frequency Figure 32. IR2110S/IR2113S TJ vs. Frequency
(IRFPE50) RGATE = 10ΩΩ, VCC = 15V (IRFBC20) RGATE = 33ΩΩ, VCC = 15V
320V 140V 320V 140V
150 150
125 125
10V
Junction Temperature (°C)
100 100
10V
75 75
50 50
25 25
0 0
1E+2 1E+3 1E+4 1E+5 1E+6 1E+2 1E+3 1E+4 1E+5 1E+6
Frequency (Hz) Frequency (Hz)
Figure 33. IR2110S/IR2113S TJ vs. Frequency Figure 34. IR2110S/IR2113S TJ vs. Frequency
(IRFBC30) RGATE = 22ΩΩ, VCC = 15V (IRFBC40) RGATE = 15ΩΩ, VCC = 15V
14 www.irf.com
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
125
-2.0
Typ.
100
-4.0
75
-6.0
50
-8.0
25
0 -10.0
1E+2 1E+3 1E+4 1E+5 1E+6 10 12 14 16 18 20
Frequency (Hz) VBS Floating Supply Voltage (V)
Figure 35. IR2110S/IR2113S TJ vs. Frequency Figure 36. Maximum VS Negative Offset vs.
(IRFPE50) RGATE = 10ΩΩ, VCC = 15V VBS Supply Voltage
20.0
16.0
VSS Logic Supply Offset Voltage (V)
12.0
8.0 Typ.
4.0
0.0
10 12 14 16 18 20
VCC Fixed Supply Voltage (V)
www.irf.com 15
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
Case Outlines
01-6010
14-Lead PDIP 01-3002 03 (MS-001AC)
01-6010
14-Lead PDIP w/o Lead 4 01-3008 02 (MS-001AC)
16 www.irf.com
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
01 6015
16-Lead SOIC (wide body) 01-3014 03 (MS-013AA)
www.irf.com 17
IR2110(-1-2)(S)PbF/IR2113(-1-2)(S)PbF
Pin 1 ?XXXX
Identifier
Lot Code
? MARKING CODE (Prod mode - 4 digit SPN code)
P Lead Free Released
Non-Lead Free
Released
Assembly site code
ORDER INFORMATION
Part only available Lead Free
IR WORLD HEADQUARTERS: 233 Kansas St., El Segundo, California 90245 Tel: (310) 252-7105
This product has been qualified per industrial level
Data and specifications subject to change without notice 3/23/2005
18 www.irf.com
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
ANEXO D: 6N137
166
HIGH SPEED-10 MBit/s
LOGIC GATE OPTOCOUPLERS
SINGLE-CHANNEL DUAL-CHANNEL
6N137 HCPL-2630
HCPL-2601 HCPL-2631
HCPL-2611
DESCRIPTION
The 6N137, HCPL-2601/2611 single-channel and HCPL-2630/2631 dual-channel
optocouplers consist of a 850 nm AlGaAS LED, optically coupled to a very high
speed integrated photodetector logic gate with a strobable output. This output 8
features an open collector, thereby permitting wired OR outputs. The coupled
parameters are guaranteed over the temperature range of -40°C to +85°C. A 1
maximum input signal of 5 mA will provide a minimum output sink current of 13
mA (fan out of 8).
An internal noise shield provides superior common mode rejection of typically 10
kV/µs. The HCPL- 2601 and HCPL- 2631 has a minimum CMR of 5 kV/µs.
The HCPL-2611 has a minimum CMR of 10 kV/µs.
8
8
1
FEATURES 1
• Very high speed-10 MBit/s
• Superior CMR-10 kV/µs
• Double working voltage-480V
• Fan-out of 8 over -40°C to +85°C N/C 1 8 VCC + 1 8 VCC
V
F2
TRUTH TABLE
(Positive Logic)
8/10/99 200002A
HIGH SPEED-10 MBit/s
LOGIC GATE OPTOCOUPLERS
SINGLE-CHANNEL DUAL-CHANNEL
6N137 HCPL-2630
HCPL-2601 HCPL-2631
HCPL-2611
ABSOLUTE MAXIMUM RATINGS (No derating required up to 85°C)
Parameter Symbol Value Units
Storage Temperature TSTG -55 to +125 °C
Operating Temperature TOPR -40 to +85 °C
Lead Solder Temperature TSOL 260 for 10 sec °C
EMITTER
50
DC/Average Forward Single channel IF mA
Input Current Dual channel (Each channel) 30
Enable Input Voltage Single channel
VE 5.5 V
Not to exceed VCC by more than 500 mV
Reverse Input Voltage Each channel VR 5.0 V
Power Dissipation Single channel 100
PI mW
Dual channel (Each channel) 45
DETECTOR
VCC
Supply Voltage 7.0 V
(1 minute max)
8/10/99 200002A
HIGH SPEED-10 MBit/s
LOGIC GATE OPTOCOUPLERS
SINGLE-CHANNEL DUAL-CHANNEL
6N137 HCPL-2630
HCPL-2601 HCPL-2631
HCPL-2611
ELECTRICAL CHARACTERISTICS (TA = -40°C to +85°C Unless otherwise specified.)
SWITCHING CHARACTERISTICS (TA = -40°C to +85°C, VCC = 5 V, IF = 7.5 mA Unless otherwise specified.)
AC Characteristics Test Conditions Symbol Min Typ** Max Unit
Propagation Delay Time (Note 4) (TA =25°C) 20 45 75
TPLH ns
to Output High Level (RL = 350 !, CL = 15 pF) (Fig. 12) 100
Propagation Delay Time (Note 5) (TA =25°C) 25 45 75
TPHL ns
to Output Low Level (RL = 350 !, CL = 15 pF) (Fig. 12) 100
Pulse Width Distortion (RL = 350 !, CL = 15 pF) (Fig. 12) "TPHL-TPLH" 3 35 ns
(RL = 350 !, CL = 15 pF)
Output Rise Time (10-90%) tr 50 ns
(Note 6) (Fig. 12)
(RL = 350 !, CL = 15 pF)
Output Fall Time (90-10%) tf 12 ns
(Note 7) (Fig. 12)
Enable Propagation Delay Time (IF = 7.5 mA, VEH = 3.5 V)
tELH 20 ns
to Output High Level (RL = 350 !, CL = 15 pF) (Note 8) (Fig. 13)
Enable Propagation Delay Time (IF = 7.5 mA, VEH = 3.5 V)
tEHL 20 ns
to Output Low Level (RL = 350 !, CL = 15 pF) (Note 9) (Fig. 13)
Common Mode Transient Immunity (TA =25°C) "VCM" = 50 V, (Peak)
(at Output High Level) (IF = 0 mA, VOH (Min.) = 2.0 V)
"CMH" V/µs
6N137, HCPL-2630 (RL = 350 !) (Note 10) 10,000
HCPL-2601, HCPL-2631 (Fig. 14) 5000 10,000
HCPL-2611 "VCM" = 400 V 10,000 15,000
(RL = 350 !) (IF = 7.5 mA, VOL (Max.) = 0.8 V)
10,000
Common Mode 6N137, HCPL-2630 "VCM" = 50 V (Peak)
"CML" V/µs
Transient Immunity HCPL-2601, HCPL-2631 (TA =25°C)
5000 10,000
(at Output Low Level) (Note 11) (Fig. 14)
HCPL-2611 (TA =25°C) "VCM" = 400 V 10,000 15,000
8/10/99 200002A
HIGH SPEED-10 MBit/s
LOGIC GATE OPTOCOUPLERS
SINGLE-CHANNEL DUAL-CHANNEL
6N137 HCPL-2630
HCPL-2601 HCPL-2631
HCPL-2611
TRANSFER CHARACTERISTICS (TA = -40°C to +85°C Unless otherwise specified.)
DC Characteristics Test Conditions Symbol Min Typ** Max Unit
High Level Output Current (VCC = 5.5 V, VO = 5.5 V)
IOH 100 µA
(IF = 250 µA, VE = 2.0 V) (Note 2)
Low Level Output Current (VCC = 5.5 V, IF = 5 mA)
VOL .35 .06 V
(VE = 2.0 V, ICL = 13 mA) (Note 2)
(VCC = 5.5 V, VO = 0.6 V,
Input Threshold Current IFT 3 5 mA
VE = 2.0 V, IOL = 13 mA)
NOTES
1. The VCC supply to each optoisolator must be bypassed by a 0.1µF capacitor or larger. This can be either a ceramic or solid tantalum
capacitor with good high frequency characteristic and should be connected as close as possible to the package VCC and GND pins
of each device.
2. Each channel.
3. Enable Input - No pull up resistor required as the device has an internal pull up resistor.
4. tPLH - Propagation delay is measured from the 3.75 mA level on the HIGH to LOW transition of the input current pulse to the 1.5 V
level on the LOW to HIGH transition of the output voltage pulse.
5. tPHL - Propagation delay is measured from the 3.75 mA level on the LOW to HIGH transition of the input current pulse to the 1.5 V
level on the HIGH to LOW transition of the output voltage pulse.
6. tr - Rise time is measured from the 90% to the 10% levels on the LOW to HIGH transition of the output pulse.
7. tf - Fall time is measured from the 10% to the 90% levels on the HIGH to LOW transition of the output pulse.
8. tELH - Enable input propagation delay is measured from the 1.5 V level on the HIGH to LOW transition of the input voltage pulse
to the 1.5 V level on the LOW to HIGH transition of the output voltage pulse.
9. tEHL - Enable input propagation delay is measured from the 1.5 V level on the LOW to HIGH transition of the input voltage pulse
to the 1.5 V level on the HIGH to LOW transition of the output voltage pulse.
10. CMH - The maximum tolerable rate of rise of the common mode voltage to ensure the output will remain in the high state
(i.e., VOUT > 2.0 V). Measured in volts per microsecond (V/µs).
11. CML - The maximum tolerable rate of rise of the common mode voltage to ensure the output will remain in the low output state
(i.e., VOUT < 0.8 V). Measured in volts per microsecond (V/µs).
12. Device considered a two-terminal device: Pins 1,2,3 and 4 shorted together, and Pins 5,6,7 and 8 shorted together.
8/10/99 200002A
HIGH SPEED-10 MBit/s
LOGIC GATE OPTOCOUPLERS
SINGLE-CHANNEL DUAL-CHANNEL
6N137 HCPL-2630
HCPL-2601 HCPL-2631
HCPL-2611
Fig.1 Low Level Output Voltage vs. Ambient Temperature Fig. 2 Input Diode Forward Voltage
vs. Forward Current
0.8
Conditions:
IF = 5 mA 30
0.7
VE = 2 V 16
IOL = 16 mA
VCC = 5.5V 10
VOL-Low Level Output Voltage (V)
0.6
IOL = 12.8 mA
0.4
0.1
0.3
0.2 0.01
IOL = 9.6 mA
0.1
IOL = 6.4 mA
0.001
0.0
-40 -20 0 20 40 60 80 0.9 1.0 1.1 1.2 1.3 1.4 1.5 1.6
Fig.3 Switching Time vs. Forward Current Fig. 4 Low Level Output Current
vs. Ambient Temperature
120 50
VCC = 5 V IF = 15 mA
IOL - Low Level Output Current (mA)
100 45
IF = 10 mA
TP - Propagation Delay (ns)
80 40
RL = 4 k! (TPLH) IF = 5 mA
60 35
40 30
Conditions:
VCC = 5 V
VE = 2 V
20 RL = 1 k !$$ (TPLH) 25 VOL = 0.6 V
RL = 1 k!
RL = 4 k! (TPHL)
RL = 350 ! (TPLH) RL = 350 k!
0 20
5 7 9 11 13 15 -40 -20 0 20 40 60 80
Fig. 5 Input Threshold Current Fig. 6 Output Voltage vs. Input Forward Current
vs. Ambient Temperature
4 6
Conditions:
VCC = 5.0 V
VO = 0.6 V RL = 350 ! 5
RL = 350 !
IFT - Input Threshold Current (mA)
3 4
RL =4k ! RL = 1k !
3
2 2
1
RL = 1k !
RL = 4k !
1 0
-40 -20 0 20 40 60 80 0 1 2 3 4 5 6
8/10/99 200002A
HIGH SPEED-10 MBit/s
LOGIC GATE OPTOCOUPLERS
SINGLE-CHANNEL DUAL-CHANNEL
6N137 HCPL-2630
HCPL-2601 HCPL-2631
HCPL-2611
Fig. 7 Pulse Width Distortion vs. Temperature Fig. 8 Rise and Fall Time vs. Temperature
80 600
500
60
Conditions:
IF = 7.5 mA IF = 7.5 mA
400
VCC = 5 V RL = 4 k ! VCC = 5 V
RL = 4 k!$(tr)
40
300
RL = 1 k!$(tr)
RL = 1 k !
RL = 350 !
200
20 RL = 350 !$(tr)
100
0
0 RL = 1 k !
]
RL = 4 k !$$$$ (tf)
RL = 350 !$
-60 -40 -20 0 20 40 60 80 100 -60 -40 -20 0 20 40 60 80 100
Fig. 9 Enable Propagation Delay vs. Temperature Fig. 10 Switching Time vs. Temperature
120 120
RL = 4 k !$(TELH)
100
100
TP-Propagation Delay (ns)
TE-Enable Propagation Delay (ns)
80
80
RL = 4 k !$TPLH
60 RL = 1 k !$TPLH
RL = 1 k !$(TELH)
RL = 350 !$TPLH
RL = 350 !$(TELH) 60
40
40
20
0
RL = 350 !
RL = 1 k !
RL = 4 k ! ] (TEHL)
20
RL = 1 k !
RL = 4 k !
RL = 350 !
] TPHL
Conditions:
VCC = 5.5 V
IOH-High Level Output Current (µA)
VO = 5.5 V
15 VE = 2.0 V
IF = 250 µA
10
0
-60 -40 -20 0 20 40 60 80 100
TA-Temperature (˚C)
8/10/99 200002A
HIGH SPEED-10 MBit/s
LOGIC GATE OPTOCOUPLERS
SINGLE-CHANNEL DUAL-CHANNEL
6N137 HCPL-2630
HCPL-2601 HCPL-2631
HCPL-2611
Pulse
Generator
tr = 5ns
Z O = 50V ! +5V
I F = 7.5 mA
.1 %f Output
2 7 RL
(VO )
bypass
1.5 V
Input Output
Monitor
3 6 (VO ) 90%
Output
(I F) CL
(VO )
10%
47! 4 GND 5
tf tr
Fig. 12 Test Circuit and Waveforms for tPLH, tPHL, tr and tf.
Pulse
Generator Input
tr = 5ns Monitor
Z O = 50V ! (V E)
+5V
3.0 V
VCC Input
(VE ) 1.5 V
1 8
t EHL t ELH
7.5 mA
Output
2 7 .1 %f
RL
(VO )
bypass 1.5 V
Output
3 6 (VO )
CL
4 5
GND
8/10/99 200002A
HIGH SPEED-10 MBit/s
LOGIC GATE OPTOCOUPLERS
SINGLE-CHANNEL DUAL-CHANNEL
6N137 HCPL-2630
HCPL-2601 HCPL-2631
HCPL-2611
VCC
1 8 +5V
IF
A 2 7 .1 %f 350 !
bypass
B
Output
VFF 3 6 (VO)
4 5
GND
VCM
Pulse Gen
Peak
VCM
0V
5V CM H
Switching Pos. (A), I F= 0
VO
VO (Min)
VO (Max)
8/10/99 200002A
HIGH SPEED-10 MBit/s
LOGIC GATE OPTOCOUPLERS
SINGLE-CHANNEL DUAL-CHANNEL
6N137 HCPL-2630
HCPL-2601 HCPL-2631
HCPL-2611
0.270 (6.86)
0.250 (6.35)
0.270 (6.86)
0.250 (6.35)
5 6 7 8
0.390 (9.91)
0.370 (9.40) 5 6 7 8
SEATING PLANE
0.070 (1.78)
0.045 (1.14) 0.300 (7.62)
0.070 (1.78)
0.045 (1.14) TYP
0.200 (5.08)
0.115 (2.92)
0.020 (0.51)
0.020 (0.51) MIN MIN 0.016 (0.41)
0.008 (0.20)
0.154 (3.90)
0.120 (3.05)
0.045 [1.14]
0.022 (0.56) 0.022 (0.56)
0.016 (0.41) 15° MAX
0.016 (0.40) 0.016 (0.41) 0.315 (8.00)
0.008 (0.20) MIN
0.100 (2.54) TYP 0.300 (7.62)
0.100 (2.54)
TYP 0.405 (10.30)
TYP
MIN
4 3 2 1 PIN 1
ID.
0.270 (6.86)
0.250 (6.35)
5 6 7 8
0.390 (9.91)
0.370 (9.40)
SEATING PLANE
0.070 (1.78)
0.045 (1.14)
0.200 (5.08)
0.115 (2.92) NOTE
0.004 (0.10) MIN All dimensions are in inches (millimeters)
0.154 (3.90)
0.120 (3.05)
0.022 (0.56)
0° to15°
0.016 (0.41)
0.016 (0.40)
0.008 (0.20)
0.100 (2.54) TYP 0.400 (10.16)
TYP
8/10/99 200002A
HIGH SPEED-10 MBit/s
LOGIC GATE OPTOCOUPLERS
SINGLE-CHANNEL DUAL-CHANNEL
6N137 HCPL-2630
HCPL-2601 HCPL-2631
ORDERING INFORMATION
HCPL-2611
Order
Entry
Option Identifier Description
R2 .R2 Opto Plus Reliability Conditioning
S .S Surface Mount Lead Bend
SD .SD Surface Mount; Tape and reel
W .W 0.4” Lead Spacing
12.0 ± 0.1
4.90 ± 0.20
4.0 ± 0.1 Ø1.55 ± 0.05
0.30 ± 0.05 4.0 ± 0.1
1.75 ± 0.10
7.5 ± 0.1
www.qtopto.com
Call QT Optoelectronics for more information or the phone number of your nearest distributor.
United States 800-533-6786 • France 33 [0] 1.45.18.78.78 • Germany 49 [0] 89/96.30.51 • United Kingdom 44 [0] 1296 394499 • Asia/Pacific 603-7352417
8/10/99 200002A
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
;*******************************************************************
;* This stationery serves as the framework for a user application. *
;* For a more comprehensive program that demonstrates the more *
;* advanced functionality of this processor, please see the *
;* demonstration applications, located in the examples *
;* subdirectory of the "Freescale CodeWarrior for HC08" program *
;* directory. *
;*******************************************************************
include derivative.inc
xdef _Startup,INICIO
main:
_Startup
;*****************************************************************
;* Definición de variables en la RAM *
;*****************************************************************
org Z_RAMStart
Re0 rmb 1 ; Resultado de la conversion A/D
k1 rmb 1
Se rmb 1
Tri rmb 1
CONTS rmb 1
CONTT rmb 1
AMPL rmb 1
A1 rmb 1
A2 rmb 1
;*****************************************************************
;* Programa en la FLASH *
;*****************************************************************
org ROMStart
PRINCIPAL: clra
clrx
177
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
mov #$00,A1
mov #$00,A2
mov #$00,Re0
mov #$00,AMPL
jsr CAD
ldx Re0
lda AMPLITUD,x
sta AMPL
sta A1
;ldx #10t
;mul
;tax
;sthx A1
lda #100t
sub A1
sta A2
178
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
Igual1: lda k1
cbeqa #1t,Negativo_Alto
;mov Tri,PTA
;mov Se,PTA
mov #$09,PTA
jmp fin
;****************************************************************
;*Subrutina para el convertidor *
;****************************************************************
CAD: ora #%00100000 ; Se configura el convertidor en modo
;continuo y se escoge como entrada el canal
;0
sta ADSCR
brclr 7,ADSCR,*
lda ADR ; Se lee la primera conversion que sireve
;para estavilizar el conversor y borrar el
;indicador coco
brclr 7,ADSCR,*
mov #%00011111,ADSCR ; Apaga el modulo CAD
mov ADR,Re0 ; Guarda el resultado de la conversion
rts
;*****************************************************************
;*Retardo *
;*****************************************************************
COMPARADOR: lda #1t ;(2)
Lazo1: ldhx #6t ;(3)
Lazo2: aix #-1 ;(2)
cphx #0t ;(3)
bne Lazo2 ;(3)
179
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
deca ;(3)
cmpa #0t ;(3)
bne Lazo1 ;(3)
rts ;(6)
;*****************************************************************
;*Retardo de 55microsegundos *
;*****************************************************************
Tiempo: lda #0t ;(2)
Lazo3: ldhx #1t ;(3)
Lazo4: aix #-1 ;(2)
cphx #0t ;(3)
bne Lazo4 ;(3)
cmpa #0t ;(3)
bne Lazo3 ;(3)
rts ;(6)
;*****************************************************************
;*Señal senoidal *
;*****************************************************************
SEN: dc.b 128t
dc.b 130t
dc.b 133t
dc.b 136t
dc.b 139t
dc.b 143t
dc.b 145t
dc.b 149t
dc.b 152t
dc.b 154t
dc.b 158t
dc.b 161t
dc.b 165t
dc.b 167t
dc.b 170t
dc.b 172t
dc.b 176t
dc.b 179t
dc.b 181t
dc.b 184t
dc.b 188t
dc.b 190t
dc.b 193t
dc.b 195t
dc.b 198t
dc.b 200t
dc.b 203t
dc.b 206t
dc.b 208t
dc.b 211t
dc.b 213t
dc.b 215t
dc.b 217t
dc.b 220t
dc.b 222t
dc.b 224t
dc.b 226t
dc.b 227t
dc.b 230t
dc.b 231t
180
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
dc.b 234t
dc.b 235t
dc.b 236t
dc.b 239t
dc.b 240t
dc.b 241t
dc.b 243t
dc.b 244t
dc.b 245t
dc.b 247t
dc.b 248t
dc.b 248t
dc.b 249t
dc.b 250t
dc.b 252t
dc.b 252t
dc.b 253t
dc.b 253t
dc.b 253t
dc.b 254t
dc.b 254t
dc.b 254t
dc.b 254t
dc.b 254t
dc.b 255t
dc.b 254t
dc.b 254t
dc.b 254t
dc.b 254t
dc.b 254t
dc.b 253t
dc.b 253t
dc.b 253t
dc.b 252t
dc.b 252t
dc.b 250t
dc.b 249t
dc.b 248t
dc.b 248t
dc.b 247t
dc.b 245t
dc.b 244t
dc.b 243t
dc.b 241t
dc.b 240t
dc.b 239t
dc.b 236t
dc.b 235t
dc.b 234t
dc.b 231t
dc.b 230t
dc.b 227t
dc.b 226t
dc.b 224t
dc.b 222t
dc.b 220t
dc.b 217t
dc.b 215t
dc.b 213t
dc.b 211t
dc.b 208t
dc.b 206t
181
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
dc.b 203t
dc.b 200t
dc.b 198t
dc.b 195t
dc.b 193t
dc.b 190t
dc.b 188t
dc.b 184t
dc.b 181t
dc.b 179t
dc.b 176t
dc.b 172t
dc.b 170t
dc.b 167t
dc.b 165t
dc.b 161t
dc.b 158t
dc.b 154t
dc.b 152t
dc.b 149t
dc.b 145t
dc.b 143t
dc.b 139t
dc.b 136t
dc.b 133t
dc.b 130t
dc.b 128t
dc.b 124t
dc.b 121t
dc.b 117t
dc.b 115t
dc.b 111t
dc.b 108t
dc.b 104t
dc.b 102t
dc.b 99t
dc.b 96t
dc.b 93t
dc.b 89t
dc.b 87t
dc.b 84t
dc.b 81t
dc.b 78t
dc.b 75t
dc.b 72t
dc.b 70t
dc.b 66t
dc.b 64t
dc.b 61t
dc.b 58t
dc.b 56t
dc.b 53t
dc.b 51t
dc.b 48t
dc.b 46t
dc.b 43t
dc.b 40t
dc.b 39t
dc.b 37t
dc.b 34t
dc.b 32t
dc.b 30t
182
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
dc.b 28t
dc.b 26t
dc.b 24t
dc.b 23t
dc.b 20t
dc.b 19t
dc.b 17t
dc.b 15t
dc.b 14t
dc.b 12t
dc.b 11t
dc.b 10t
dc.b 8t
dc.b 7t
dc.b 6t
dc.b 6t
dc.b 5t
dc.b 3t
dc.b 2t
dc.b 2t
dc.b 1t
dc.b 1t
dc.b 1t
dc.b 0t
dc.b 0t
dc.b 0t
dc.b 0t
dc.b 0t
dc.b 0t
dc.b 0t
dc.b 0t
dc.b 0t
dc.b 0t
dc.b 0t
dc.b 1t
dc.b 1t
dc.b 1t
dc.b 2t
dc.b 2t
dc.b 3t
dc.b 5t
dc.b 6t
dc.b 6t
dc.b 7t
dc.b 8t
dc.b 10t
dc.b 11t
dc.b 12t
dc.b 14t
dc.b 15t
dc.b 17t
dc.b 19t
dc.b 20t
dc.b 23t
dc.b 24t
dc.b 26t
dc.b 28t
dc.b 30t
dc.b 32t
dc.b 34t
dc.b 37t
dc.b 39t
183
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
dc.b 40t
dc.b 43t
dc.b 46t
dc.b 48t
dc.b 51t
dc.b 53t
dc.b 56t
dc.b 58t
dc.b 61t
dc.b 64t
dc.b 66t
dc.b 70t
dc.b 72t
dc.b 75t
dc.b 78t
dc.b 81t
dc.b 84t
dc.b 87t
dc.b 89t
dc.b 93t
dc.b 96t
dc.b 99t
dc.b 102t
dc.b 104t
dc.b 108t
dc.b 111t
dc.b 115t
dc.b 117t
dc.b 121t
dc.b 124t
;*****************************************************************
;*Señal triangular *
;*****************************************************************
TRIANGULAR: dc.b 128t
dc.b 157t
dc.b 188t
dc.b 217t
dc.b 248t
dc.b 234t
dc.b 203t
dc.b 174t
dc.b 144t
dc.b 113t
dc.b 84t
dc.b 53t
dc.b 24t
dc.b 6t
dc.b 35t
dc.b 66t
dc.b 96t
dc.b 125t
;***********************************************************************
;*Amplitud *
;***********************************************************************
184
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
185
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
186
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
187
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
188
REGULACIÓN DE TENSIÓN EN CARGAS MONOFÁSICAS UTILIZANDO PWM
189