Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                

Decodificadores

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 5

INSTITUTO TECNOLOGICO NACIONAL de MEXICO

Instituto tecnológico de puebla


INGENIERIA ELECTRICA

ELECTRONICA DIGITAL

TITULO DEL REPORTE

Decodificadores

NOMBRE DEL ALUMNO Perez Santiago Omar Eduardo

NUMERO DE CONTROL

B16160421
1. OBJETIVOS:
 Conocer y comprender el funcionamiento de los decodificadores
 Conocer y comprender el funcionamiento de los codificadores
2. MARCO TEÓRICO:
2.1 Decodificador binario
Un decodificador es un circuito lógico cuya función es indicar la presencia de cierto código
en sus líneas de entrada con un nivel predeterminado a la salida. El procedimiento
consiste en interpretar el código de n líneas de entrada con el fin de activar un máximo de
2n líneas a la salida. Si el código de entrada tiene combinaciones no usadas o de no
importa, la salida tendrá menos de 2 n  salidas. La característica predominante en los
decodificadores es un mayor número de salidas con respecto al número de entradas.

El codificador binario tiene 2n entradas y n salidas. Sólo, una sola de las entradas puede
estar activada. La salida suministra el valor binario correspondiente a la entrada activada.
Codificador de 8 a 3.
El codificador 8 a 3 tiene 8 entradas (I0 a I7), una para cada uno de los ocho dígitos y 3
salidas que conforman el número binario equivalente (A0 a A2). A continuación su diagrama
y tabla de verdad:
Codificador Decimal - BCD
El codificador decimal a BCD posee diez entradas, correspondientes cada una a un dígito
decimal y cuatro salidas en código BCD. La figura muestra la disposición de entradas y
salidas del codificador.
Codificador sin prioridad
Los circuitos codificadores pueden ser diseñados con prioridad o sin ella. En los
codificadores sin prioridad con entradas activas altas, la activación de más de una entrada
simultáneamente con valor 1, genera un código erróneo en la salida, de acuerdo al
número de entradas excitadas con el respectivo valor. La solución de este conveniente se
logra empleando codificadores de prioridad.
Codificador de prioridad
Los codificadores de prioridad seleccionan la entrada de mayor prioridad cuando se
presentan varias entradas activas simultáneamente. En la tabla 3.5.2. se muestra la lógica
de entrada y de salida de un decodificador.
3. MATERIALES Y EQUIPOS
EQUIPO

 Computadoras
 Software Multisim 12

4. DESARROLLO DE LA PRÁCTICA
4.1 Decodificador binario 3x8:

Este circuito integrado contiene un decodificador 3 a 8 (que también puede funcionar


como demultiplexor 1:8). La relación de pines de este integrado es la siguiente:
 A, B y C: entradas de selección, activas a nivel alto (5V).
 G1: entrada de validación o de dato, activa a nivel alto (5V).
 G2A y G2B: entradas de validación, activas a nivel bajo (0V).
 Y0, Y1, Y2, Y3, Y4, Y5, Y6, Y7: salidas del decodificador/demultiplexor activas a
nivel bajo (0V).
Para que el circuito funcione como decodificador, las variables de validación deben ser
G2A=G2B=0 y G1=1.
Para que el circuito trabaje como demultiplexor, la entrada G1 tiene que estar a 1 y una de
las otras dos (G2A o G2B) a 0. Si G2A=0 el dato se introduce por G2B y si G2B=0 el dato se
introduce por G2A. En ambos casos el dato es activo a nivel bajo al igual que las salidas.
Construya el circuito de la figura y complete su tabla de la verdad.

También podría gustarte