Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                

Actividad 2

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 5

Diplomado Diseño de Instrumentos de Evaluación

Actividad 2
Javier Andrés Piñeres Arciniegas
Competencia a Evaluar: Reconocer el funcionamiento de los sistemas y dispositivos
eléctricos usados en los procesos industriales
Resultado de Aprendizaje: Analizar circuitos electrónicos digitales para su
implementación en equipos para el control de la corriente alterna en sistemas electrónicos
digitales.
Técnicas a aplicar: Prueba o Exámen tipo test.
Criterios de Evaluación: Analiza circuitos eléctricos, electrónicos y demás encontrados
en los equipos, para verificar su comportamiento y posteriormente realizar su respectivo
montaje.
Instrumento a aplicar: Prueba de calidad Sistemas de Numeración.
Encabezado del instrumento:
Indicaciones Generales: Diligencie el siguiente instrumento de evaluación con lapicero
de tinta negra, desarrolle las actividades sin tachones ni enmendaduras y preséntelas al
instructor para su valoración.

Las preguntas 1 – 3, se resuelven con la siguiente gráfica de una señal digital periódica.
(Las medidas están expresadas en milisegundos)

1. El periodo de la señal es:


a) 1 [mS]
b) 11 [mS]
c) 10 [mS]
d) 9 [mS]

2. La frecuencia de la señal es:


a) 654 Hz
b) 654 Hz
c) 100 Hz
d) 654 Hz

3. El ciclo de trabajo es:


a) 10%
b) 50%
c) 75%
d) 100%
4. En las siguientes imágenes, indique cual es la señal digital y cuál es la señal
análoga.

5. Una magnitud que toma valores continuos es:


a) Una magnitud digital
b) Una magnitud analógica
c) Un número binario
d) Un número natural
6. El término BIT significa:
a) Una pequeña cantidad de datos
b) Compuerta Lógica
c) Digito binario
d) Una trama de datos

7. El esquema de la siguiente figura, representa a la función:

a) Compuerta NOR
b) Compuerta NAND
c) Compuerta OR
d) Compuerta YES

8. Indique la expresión de salida en el siguiente esquema:

a) Y = A.B.C + B
b) Y = B.C.A
c) Y = B.B +A + C
d) Y = AB + C + B

SELECCIÓN MÚLTIPLE CON 2 RESPUESTAS


9. Un inversor:
a) Es un tipo de flip - flop
b) Cambia de un nivel ALTO a un nivel BAJO
c) Puede tener dos o más salidas integradas en la misma compuerta
d) Cambia de un nivel BAJO a un nivel ALTO

10. Un circuito lógico requiere un nivel ALTO en todas sus entradas para poner su
salida a nivel ALTO. ¿De qué tipo de circuito lógico se trata?
a) Compuerta NOT
b) Compuerta NAND
c) Compuerta AND
d) Compuerta OR

11. Un circuito lógico de 2 entradas tiene un nivel ALTO en una entrada y un nivel
BAJO en la otra entrada, y la salida está a nivel ALTO. ¿De qué tipo de circuito
lógico se trata?
a) Compuerta NOT
b) Compuerta NAND
c) Compuerta AND
d) Compuerta OR

APAREAMIENTO

12. Relacione ambas columnas, escribiendo el número de las respuestas de la


derecha en el paréntesis de las premisas de la izquierda, que a su juicio
establezcan relación correcta.

( ) A COMPUERTA OR 1

( ) B COMPUERTA NOT 2

( ) C COMPUERTA XNOR 3

( ) D COMPUERTA NOR 4

( ) E COMPUERTA AND 5

( ) F COMPUERTA XOR 6

( ) G COMPUERTA NAND 7

13. EL complemento de una variable siempre es:


a) 0
b) 1
c) Igual a la variable
d) El inverso de la variable

14. Cuál de las siguientes no es una regla válida del álgebra booleana:
a) A+1=1
b) AA=A
c) A=A’
d) A+0=A

15. Un mapa de karnaugh de 3 variables tiene:


a) Ocho celdas
b) Tres celdas
c) Dieciséis celdas
d) Cuatro celdas

16. El arreglo de las siguientes compuertas NOR representa a la compuerta:

a) AND
b) NOT
c) XNOR
d) OR

17. El arreglo de la siguiente compuertas NOR representa a la compuerta:

a) AND
b) NOT
c) XNOR
d) OR

18. Si un comparador de magnitud 74HC85 tiene A=1011 y B=1001 en su entrada, las


salidas son:
a) A>B=0, A<B=1, A=B=0
b) A>B=1, A<B=0, A=B=0
c) A>B=1, A<B=1, A=B=0
d) A>B=0, A<B=0, A=B=1

19. Si un decodificador de 4 líneas a 16 líneas con salidas activas en BAJO presenta


un nivel BAJO en la salida decimal 12. ¿Cuáles son sus entradas?
a) A3A2A1A0 = 1010
b) A3A2A1A0 = 1110
c) A3A2A1A0 = 1100
d) A3A2A1A0 = 0100

20. Un decodificador BCD a 7 segmentos tiene 0100 en sus entradas. Las salidas
activas serán:
a) a, c, f, g
b) b, c, f, g
c) b, c, e, f
d) b, d, e, g
21. Si un codificador con prioridad octal-binario tiene en sus entradas 0, 2, 5 y 6 en un
nivel activo, la salida binaria activa a nivel ALTO será:
a) 110
b) 010
c) 101
d) 000

22. Para implementar la expresión A’BCD + ABCD’ + AB’C’D, se necesita una


compuerta OR y
a) Una compuerta AND
b) Tres compuertas AND
c) Tres compuertas AND y cuatro inversoras
Tres compuertas AND y tres inversoras

También podría gustarte