Guía de Circuitos Lógicos II PARCIAL
Guía de Circuitos Lógicos II PARCIAL
Guía de Circuitos Lógicos II PARCIAL
II PARCIAL
1.Diseñe un circuito lógico que tenga tres entradas A, B y C, y cuya salida esté en
ALTO sólo cuando solo una de sus entradas esté en ALTO.
A B C D Z A B C D Z
0 0 0 0 0 0 0 0 0 1
0 0 0 1 0 0 0 0 1 1
0 0 1 0 0 0 0 1 0 1
0 0 1 1 0 0 0 1 1 1
0 1 0 0 1 0 1 0 0 1
0 1 0 1 1 0 1 0 1 1
0 1 1 0 1 0 1 1 0 1
0 1 1 1 1 0 1 1 1 1
1 0 0 0 0 1 0 0 0 0
1 0 0 1 0 1 0 0 1 0
1 0 1 0 0 1 0 1 0 0
1 0 1 1 0 1 0 1 1 1
1 1 0 0 1 1 1 0 0 1
1 1 0 1 1 1 1 0 1 1
1 1 1 0 1 1 1 1 0 1
1 1 1 1 1 1 1 1 1 1
3.Resuelva los siguientes mapas de Karnaugh:
1 1 1 1
1 0 0 0
1 1 1 1
0 1 1 0
1 1 1 1
0 1 1 0
1 1 1 1
1 0 0 1
1 0 0 1 1 0 0 1
1 0 0 1 1 0 0 1
0 1 1 0 1 0 0 1
0 0 0 0 1 0 0 1