Seminario 1 28 de Noviembre
Seminario 1 28 de Noviembre
Seminario 1 28 de Noviembre
D Canal N D Canal P
(semiconductor). I = 0A
RL = 2R RL = 2R
2 BUSHER`S
tor de estado sólido, la potencia disipada es de 0W. La salida del conversor DC_DC, emplea un par
Sin embargo, esto es lo ideal. de transistores Mosfets de canal N, los cuales
comforman un poste . El circuito integrado se alimen-
El transistor será encendido y apagado por una ta por el pin 8 (VIN) con el VCC de entrada, en este
onda cuadrada o rectangular, con frecuencias entre caso a reducira 5VDC.
500KHz y 750KHz en todos los conversores DC-
DC. Tiene en su interior, un oscilador que puede ope-
rar a los 500KHz, circuitería lógica de control, un
La onda tendrá unos tiempos de transición al regulador que reduce el voltaje de entrada a 5V, con
pasar de nivel bajo (L) a alto (H) y viceversa, los los cuales se polariza la etapa driver de salida y ade-
cuales ocasionan unos tiempos de retardo y durante más, por medio de un divisor de voltaje resistivo, el
ellos, se disipa potencia. Pero debido a la tecnología, voltaje de referencia VREF. También debe incorpo-
estos tiempos de transición prácticamente son casi rar un circuito modulador de ancho de pulso o PWM.
nulos, lo mismo que la disipación de potencia del tran-
sistor. La onda que se aplica a los electrodos puerta,
es rectangular y debe estar defasada 180º la una de
Un Conversor DC-DC básico la otra.
4,5 a 18V
1 -3
R3 C5 C6
10µF/50 10µF/50
R4
TPS54726 8 VIN
OUT IN
5V REG5
3
VBST
C3 7
D C7
1µF/50
CIRCUITERIA LOGICA
CBST 0,1nF/50
5V G Q1
SS L1
4 VREF OUT V0 = 5V
S
C10nF/50 6
D C1 C2
22µF/50 22µF/50 R1
G Q2 C8
122K2 0,1nF
FB PWM R2
2 S 22K1
COMP 5V
2 5 GND
ON
ON
ON
ON
ON ON ON ON
G
OFF OFF OFF OFF
G Q1
OFF
OFF
OFF
OFF
Q1
Carga
Carga
S S
D D
Desarga
Desarga ON ON ON ON
ON
ON
ON
ON
OFF
OFF
OFF
OFF
OFF OFF OFF OFF
G Q2 + G Q2 +
- -
S S
Si la onda de excitación para la puerta de am- taje de muestreo o de realimentación por la descarga
bos Mosfets, fuese cuadrada y permanente, los de los condensadores se halle de nuevo por debajo
condensadores adquieren determinado valor de car- del de referencias, la circuitería lógica, cambia de nue-
ga y luego la perderían igualmente. vo la situación. Incrementa el ancho de pulso para
Q1 y lo decrementa para Q2. Ver de nuevo la figura
Si se observa la figura 1-4a, vemos que el tiem- 1-4b.
po de encendido de Q1, es mucho mayor que el de
Q2 y después de varios semiperíodos, los Otra vez, el nivel de carga de los condensadores
condensadores se habrán cargado al nivel predeter- se incrementa y cuando el voltaje de muestreo o
minado en el diseño y podrían llegar al nivel del VCC realimentación supere el de referencia, por el mayor
aplicado al circuito integrado. nivel de carga, de nuevo comienza a reducir el ancho
de pulso para Q1 de modo que conduzca más perio-
Pero no sucede así, por la acción de un circuito do por periodo y reduce el ancho de pulso para Q2,
de realimentación que toma una pequeña muestra del de modo que conduzca menos tiempo, período por
voltaje de salida y lo está aplica a una de las dos en- período.
tradas de un comparador, pin 2.
Este proceso de cargas y descargas para co-
A la otra entrada del comparador, se le ha colo- rregir el nivel de salida, se repite, por ejemplo, 500.000
cado un nivel llamado voltaje de referencia VREF. veces por segundo si esa es la frecuencia del oscilador.
De este modo, cuando el voltaje de realimentación A la final, el resultado es un nivel de salida constante
alcance y supere el de referencia en la otra entrada, la sobre los condensadores.
circuitería lógica, reduce la anchura de los pulsos de
encendido para Q1. En la figura 1-3, se muestra una ecuación para
calcular el voltaje de salida, que puede estar entre 1 y
Ahora, Q1 conduce por menor tiempo con re- 5V, de acuerdo al valor de los resistores que toman la
lación a Q2 y cuando así sucede, los condensadores muestra de realimentación, pero solo es valida para
comienzan a perder la carga. Cuando el nivel del vol- este tipo de circuito integrado conversor.
4 BUSHER`S
CIRCUITERIA LOGICA
Cada fabricante de circuitos integrados, emplea La otra memoria Flash que contiene los
ecuaciones de diseño totalmente diferentes. algoritmos para el manejo de la pantalla, no se halla
energizada, pues no es necesario, ya que la pantalla y
Los Conversores DC-DC en la Main Board el Back Light se hallan inactivos.
Samsung UN49MU6300 de 4K
5,1V en modo Standby
Ya es de todos conocido, que la fuente
conmutada, durante le modo Standby (STBY), osci- En la figura 1-5, se muestra la circuitería basica
la en forma de ráfagas (Burts), de modo que al verlas de los conversores DC_DC que se halla trabajando
con el osciloscopio, son pequeños paquetes de on- para polarizar adecuadamente el Microprocesador o
das seno amortiguadas. One Chip en modo Standby.
1 -5
SUB-FUENTES PARA LA MAIN BOARD, LA TCON Y EL PANEL DEL
TELEVISOR SAMSUNGUN49NU7300 5,1V_ON
CN201 SECCION STANDBY, 5 Y 3,3V Y ENCENDIDO
C212 C1413
2 1
ANA_DIM FAIL_COUNT 20 19 18 17 16 L201
STBY_5,1V
OD_ON/OFF A13V 1 15 Q202
BD201 IC201 R203
PWM_BLU A13V A13V
2 14
R220 DFUA 20K
AWR7HI
3 Conversor DC-DC 13 68K
C208
PWR_ON A13V S4 5D 6D
4 para 5V 12 C205 C219 C221 R208 R204
GND A13V 6K5 2K
BD205 5 11 R256
GND GND 4K7 R209 PWR_On
6 7 8 9 10
12 11 6K5 Q201
R216 G3 2D 1D
R205
33R 3 x 47µF/50V 10K
A13V
PWR_ON
One Chip
Q204 IC208 L202
R218
Conversor DC-DC STBY_3,3V
4K7 4 VIN 5 OUT
W
R211
24K
6 C206 C223 C224
2 BST R212
EN
1 11K
FB
GND
R213
3 9,1K
Durante el modo Standby, el One Chip requiere Sin embargo, es evidente que cuando se emite
de 2 voltajes de referencia de 1,8V y 1,11V para la orden de encendido en los televisores Samsung,
sincronizar todos los circuitos conversores Análogos también se enciende el Back light, pero aún no se
digitales (ADC) y los moduladores por ancho de pul- puede observar la imagen sobre la pantalla, pues la
so PWM, para manejar la sintonía de los canales, el Tcon, como se dijo antes, se está desenergizada.
brillo, el contraste, el brillo y el sonido, etc.
Para energizar la pantalla, el One Chip coloca
Con este propósito, se emplean los circuitos in- un nivel bajo en el pin 4 de Q400_UT, que por ser un
tegrados IC208-IC202, conversores DC-DC, figu- transistor PNP, se enciende. Al hacerlo, transfiere el
ra 1-6. El IC206 se alimenta con los 3,3V de Standby suministro de 13V de entrada, a los pines de salida 5,
y entrega la referencia de 1,15V y el IC202 alimenta- 6, 7 y 8 de salida.
1 -6
STBY_3,3V
6 BUSHER`S
Ahora, el suministro pleno de la fuente, cercano Con ellos, se inicia la polarización de la pantalla.
a los 12,6V, se convierte en el VIN_12,6V que se Dentro del One Chip, se halla la sección escaladora
aplica a los pines 13, 17 y 37 del IC201_UT, el (Scaler) y ésta sección recibe el soporte de la memo-
conversor DC_DC principal de múltiples salidas, fi- ria Flash tipo serial de posición IC1603.
gura 1-7.
Esta memoria Flash, contiene el algoritmo para
Sin embargo, aunque el IC201_UT se halla ali- el de funcionamiento para varias tipos de pantallas y
mentado con los 12,6V, no puede iniciar su funciona- si la que se halla instalada es la apropiada, el
miento para generar los voltajes de la Tcon, pues se IC201_UT, entrega todos los demás voltajes que
halla deshabilitado. necesita la para iniciar su despliegue.
1 -7
Q211 A13V_ON
Q400_UT
4435D 4435D
S D S D
A13V 1 8 1 8
S F223_U S VIN de 12,6V
2 7D 2 7D
S D S D
3 6 3 6 C408
G D G D
C245
4 G 5 4 G 5 10/50
R242
20K
C404_UT C405
10/50
R243
33R
2K R244
10K PWR_On
Vin_On
Q210
R245
2K
L401_UT D402_UT
VIN_13V SSM54R +17V=AVDD
C408
C405 10/50 Q402_UT 10K
10/50 37 IC400_UT C429 C424 C427
17
13
728278A 5
C430 C425 C428
10K
Conversor DC-DC 63,2K
4 de Múltiples salidas
R429 R430
ENAB 0,100R 0,100R 6 x 22µF/50V
L402
Panel_3,3V 64
10
C211 C413
D403_UT 1 2 3 5 24 53
77 JM_USIT_TX_CH7_B+ 80 CKV4_MB4
76 GND 79 CKVB1_MB4
75 JM_USIT_TX_CH7_A- 78 CKVB2_MB4
74 JM_USIT_TX_CH7_A+ 77 CKVB3_MB4
73 GND 76 CKVB4_MB4
72 JM_USIT_TX_CH6_B- 75 STVP
71 JM_USIT_TX_CH6_B+ 74 ASG_MON_R_MB4
70 GND 73 ----
69 JM_USIT_TX_CH6_A- 72 GND
68 JM_USIT_TX_CH6_A+ 71 SFC2
67 GND 70 GND
66 JM_USIT_TX_CH5_B- 69 JM_USIT_TX_CH15_B-
26 JM_USIT_TX_CH8_B+
22 ---- 25 GND
21 ASG_MON_L_MB4 24 JM_USIT_TX_CH8_A-
20 STVP 23 JM_USIT_TX_CH8_A+
19 CKVB4_MB4 22 GND
18 CKVB3_MB4 21 SFC1
17 CKVB2_MB4 20 GND
16 CKVB1-MB4 19 ----
15 CKV4_MB4 18 ----
14 CKV3_MB4 17 ----
13 CKV2_MB4 16 GND
12 CKV1_MB4 15 PORTNUM
11 ---- 14 PI_DSF_MONITOR
10 VOFF_-11V 13 VCCA +1,9V
9 VSS_ -7,5V 12 VCCB +1,8V
8 VCOM3_CELL 11 L_L_CELL
7 VCOM2_CELL 10 L_H_CELL
6 VCOM1_CELL 9 HVDD +7,5V
5 FB_VCOM1_2CELL 8 U_H_CELL
4 PANEL_3.3V_PW 7 U_H_CELL
3 PANEL_3.3V_PW 3, 4, 5, 6 AVDD +17V
2 GND 2 GND
1 FB_TRDY_E 1 FB_TRDY_E
8 BUSHER`S
De dicha figura, se puede concluir, que las se- * 3,3V
ñales para el despliegue de la pantalla, ya no emplean * AVDD = 17V
la codificación LVDS y si la llamada V-by-One. Tam- * VGH = 29V
bién se pueden observar las señales de manejo para * VGL o VOFF = de -9 a -11V
los circuitos Driver de Puerta. * VSS = -7,5V
* HAVDD de 8,5V
Los circuitos driver de puerta, se hallan dentro * VREF de 1,9V
de la misma pantalla, pero que en cualquier momen- * VREF de 1,8V
to, también se pueden cubrir sus pistas para corregir
algún defecto en la pantalla. En la figura 1-9, se muestran los componentes
básicos en torno al IC201_UT, el conversor DC_DC
De acuerdo al pinado de las cintas, la Tcon debe principal que genera los voltajes para polarizar ade-
entregar los siguientes voltajes: cuadamente la pantalla.
1 -9
SUB-FUENTES PARA LA MAIN BOARD, LA TCON Y EL PANEL DEL
TELEVISOR SAMSUNGUN49NU7300
PRINCIPALES VOLTAJES ENTREGADOS POR EL CONVERSOR
DC-DC MÚLTIPLE PARA POLARIZAR LA PANTALLA
L401_UT D402_UT
SSM54R +17V=AVDD
Q400_UT
IC400_UT Q402_UT 10K
4435D 728278A C429 C424 C427
S 5
A13V_ON F223_U 1 8
D C430 C425 C428
52 10K
S 37 63,2K
2 7D 16
S
3 D 17 64
6
R429
C404_UT
G D 13 R430
4 G 5 0,100R
Conversor DC-DC 0,100R 6 x 22µF/50V
C405 C408 de Múltiples salidas
10/50 10/50
4
ENABLE
Desde el One Chip
L405_UT
D400_UT Panel VGH 29V
60
L406_UT
C456_UT
VIN_13V
L402_UT
Panel VREF 1,8V 15 Panel VREF 1,9V
19 16
C419 C418 C416 L403_UT C412 C414 C415 C416
1 2 3 5 24 53 D405_UT
D406_UT
Paso 5. Nota 2:
Proceda ahora a tapar con cinta adhesiva las pis- Casi todas las fallas que reportan los Técni-
tas de la cinta de 96 pistas derecha que manejan cos de servicio, se presentan en el lado derecho
esa sección de la pantalla defectuosa. de la pantalla.
1-10
PANEL
FUENTE DE ALIMENTACION
MAIN BOARD
1-12
96
Conector de Ingreso
para la fuente 3,3V
12 BUSHER`S
SISTEMAS DE CODIFICACIÓN DE VIDEO
1-14
Pareja diferencial de menor peso O0+yO0- +
-
Pareja diferencial O1+yO1-
+
-
Pareja diferencial O2+yO2- +
Conector LVDS de - Conector LVDS de
salida en Main Board Pareja diferencial de reloj CLK+y CLK- ingreso en la Tcon
+
-
Pareja diferencial O3+y O3-
+
-
Pareja diferencial de mayor peso O3+y O3-
+
-
SEMINARIO NOVIEMBRE 28 TV LED 13
las señales de reloj CLK y otros 4 o 5 canales de Para colocar mayor cantidad de pares diferen-
datos para el despliegue de las líneas de pixeles pares ciales LVDS, se necesitaba de un mayor apiñamiento
(EVEN) con su respectivo canal de reloj CLK. de los hilos conductores para acomodarlos en el cir-
cuito impreso, lo que ocasionaba capacidades pará-
Con los 10 o 12 pares para la televisión FHD o sitas enemigas de la alta frecuencia, que generaban
de 2K, no hubo problema en los sistemas de codifi- problemas de retardo y deformación en los tiempos
cación, se emplearon hasta los televisores de 2k de entre los pares diferenciales.
definición, con 1920 pixeles por cada una de las lí-
neas horizontales y un total de 1080 filas de pixeles. Las diferentes compañías, se dedicaron en la
búsqueda de otros protocolos de señalización o co-
Pero para emplear este método de codificación dificación y de ello surgió el sistema de codificación
en los televisores con definición de 4K o de Ultra alta patentado V-by-One® HS que puede suministrar ta-
definición (UHD), que emplea 3.840 pixeles por cada sas de transferencia de datos de hasta 3,7 Gbits (Giga
línea horizontal y un total de 2.160 líneas, se compli- bits).
có el asunto.
V-by-One® HS ha sido reemplazado por el
Para obtener el despliegue empleando la codifi- V-by-One® US, que puede proporcionar tasas de
cación o señalización LVDS, se necesitan de 20 o 24 transferencia de hasta 16 Gbits, buscando su fácil
pares diferenciales para obtener el despliegue de las empleo y una menor disipación de energía. Sus ma-
señales en la pantalla, ver figura 1-15. yores características, se muestran luego.
1-15
Pareja diferencial de menor peso O0+y O0- +
-
Pareja diferencial O1+y O1-
manejo de líneas pares
+
-
Pareja diferencial O2+y O2- +
de pixeles
-
Pareja diferencial de reloj CLK+y CLK-
+
-
Conector LVDS FHD de Pareja diferencial O3+y O3-
salida en Main Board +
- Conector LVDS FHD
Pareja diferencial de mayor peso O3+y O3-
+ de ingreso en la Tcon
-
14 BUSHER`S
Conceptos básicos sobre PWM Como 0,5 es el 50% de la unidad (1), lo ante-
rior nos indica que el voltaje DC de la onda medido
Para las explicaciones mostramos el proceso de con un multímetro en función VDC,es del 50%. Como
una onda con frecuencia de 300Hz, como la emplea- la amplitud de la onda pp es de 8V, el nivel VDC de
da para controlar el brillo en los Back Light de los la misma, es de 4VDC (D x Vpp).
televisores LEDS.
Pero si la onda es rectangular, como la mostra-
Esta onda o cualquier otra, es cuadrada, cuan- da en la figura 1-16b, donde el el ancho del pulso y el
do el tiempo t1 o anchura del nivel alto llamado pul- ciclo útil es del 90%, el nivel VDC medido con un
so, es igual al del nivel bajo t2. El período T de la voltímetro, será de 7,2V (D x Vpp).
onda, figura1-16a, es:
Para el caso de la figura 1-16c, la onda sigue
T = t1 +t2 siendo rectangular, pero el ciclo útil ahora es de solo
0,1 o 10%. Luego, un voltímetro solo medirá 0,8V.
El ciclo útil D (Duty Cicle) de la onda, es la Estos conceptos son muy importantes para recordar,
relación entre el tiempo del nivel alto y el período to- porque se aplican, tanto en las fuentes conmutadas,
tal T de la misma (t1/T), es de 0,5. como en los conversores DC_DC.
t1 t2 t1 t2 t1 t2
Cuando por una u otra razón se reemplaza la “Tipo” (Type), que deben estar de acuerdo a las es-
Main Board 4K por una nueva u otra en buen esta- pecificaciones del Panel, de la fuente de alimentación
do, esta debe ser de la misma versión. SMPS y de la versión de la Main Board.
Pero si las Main Board tienen la misma versión En los cuadros siguientes, se muestran las espe-
pero se emplean en paneles con diferentes pulgadas, cificaciones de acuerdo a las líneas, K, M y N y de
se pueden emplear, pero colocando el programa de ellas se deduce, que la única característica
la memoria Flash o la memoria misma, o la memoria que se puede modificar, es el tipo de panel, de acuer-
de la Board defectuosa a la nueva Main Board. Esta do al fabricante de la pantalla, que puede ser BOE,
memoria es la que se encuentra en la periferia de di- AUO, INX, SDC, CSOT, etc.
cha Main Board.
Estas tablas nos pueden ayudar para deducir,
Además y esto es muy importante, es necesa- como en determinado momento, un panel se le puede
rio ingresar al modo servicio y cambiar las opciones colocar a otro tipo de Main Board.
SEMINARIO NOVIEMBRE 28 TV LED 15
UN40KU6000KXZL
Versión FA01 FB02 FC03 FD04 FE05 FF06
Tipo (Type) 40A6AU 0VK 40A6AU 2VK 40A6AU 0VK 40A6AU 2VK 40A6AU 3VK 40A6AU 3VK
Panel Vendedor SDC SDC SDC SDC SDC SDC
Código BN95-02634B BN95-02634C BN95-02634B BN95-02634C BN95-02634Q BN95-02634Q
Especific. CY-GK040HGLV2V CY-GK040HGLV3V CY-GK040HGLV2V CY-GK040HGLV3V CY-GK040HGLV7V CY-GK040HGLV2V
U N 50K U 6000K X ZL
V ersión D A 01 D B 02 D K 03 D J 04 D H 05 D G 06
UN55KU6000KXZL UN60KU6000
Versión FA01 BA03 BJO4 FJ05 FK06 EA02
Tipo (Type) 55A6AU 0VK 55B6AU 0VK 55B6AU 0VK 55A6AU 0VK 55A6AU 0VK 60H6AU0VK
Panel Vendedor SDC BOE BOE SDC SDC SHAR P
Código BN95-02637B BN95-02638B BN95-02638E BN95-02637G BN95-02637L BN95-02639B
Especific. CY-GK050HGNV2V CY-GK050HGNV3V CY-GK050HGNVE CY-GK055HGLV6 CY-GK050HGLV9V CY-GK060HGSV2V/H
UN43MU6103KXZL
Versión BA01 AA02 BB03 AA04
Tipo (Type) 43B6AU0VK 43L6AU0VM 43B6AUVK 43L6AU0VM
Panel Vendedor BOE AUO BOE AUO
Código BN95-02697B BN95-04115C BN95-02697E BN95-04115M
Especific. CY-GK043HGLV3V CY-GM043HGAV3V CY-GK043HGEV4V CY-GK050HGNV
UN50MU6103KXZL
Versión DA01 DA02 DB03 DC04
Tipo (Type) 50D6AU2VK 50D6AU2VK 50D6AU6VK 50L6AU0VK
Panel Vendedor INX INX INX AUO
Código BN95-03664A BN95-03664B BN95-04311A BN95-04284A
Especific. CY-GK050HGNVFV CY-GM043HHNV9V CY-GK050HHNV6V CY-GK050HGAV1V
UN55MU6103KXZL
Versión FA01 AAO2 FB03 AA04 CA05 CA06
16 BUSHER`S