Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                

Seminario 1 28 de Noviembre

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 16

SEMINARIO NOVIEMBRE 28 TV LED 1

Seminario 28 de Noviembre D seminarios

ANOTACIONES SOBRE TELEVISORES LG Y SAMSUNG 4K

En este seminario, veremos, en parte, la fuente


de alimentación para un moderno televisor Samsung 1-1
D D
de 4K y las Sub-fuentes que se hallan dentro de la
Main Board, incluyendo las de la Tcon, para polari- G G

zar adecuadamente la pantalla. S S

D Canal N D Canal P

Es necesario asimilar y no olvidar, que todo te- G G

levisor, tiene 2 modos de alimentación: S S

1. Standby (STBY) pretada, pues se refiere al término Duty Cycle en


2. Encendido u ON Inglés o simplemente, se refiere al ciclo útil de una
onda cuadradas o rectangular, empleada inicialmen-
En el modo STBY, el transistor Mosfet de con- te, en los amplioficadores de audio tipo D, no
mutación, es excitado en forma de ráfagas (Burst) y amplificadores Digitales.
disipa un poco menos de 1W.
Para los conversores DC-DC, se necesitan un
Lo anterior se explica, porque en modo STBY, par de transistores conectados en cascada o forman-
solo está operando una mínima sección del One Chip, do un poste totémico.
esperando la orden de encendido, la memoria RAM
interna y una memoria Flash o una EEPROM externa Cuando el transistor se halla encendido (ON),
y el sensor del control remoto. se comporta como un interruptor cerrado y el voltaje
entre Drenaje y Source, es de 0V. Si asumimos que
No están operando las secciones de Audio y de la bobina es un corto para la corriente directa, la co-
Video y mucho menos el Panel, que incluye la panta- rriente por el circuito, según la ley de ohm, es de 5A,
lla LCD y el Back Light, secciones que son las que figura 1-2a.
demandan la mayor potencia.
Por el contrario, cuando el transistor se halla
Pero cuando se emite la orden de encendido, la apagado, se comporta como un interruptor abierto y
potencia se incrementa, pues se inicia la operación de no permite que circule la corriente a través de él. La
las señales de video y de sonido y además, el encen- corriente es nula, de 0 Amperios, figura 1-2b.
dido del Back Light, que demandan cerca de u 50%
de la potencia absorbida por el televisor. Aplicando el principio de la ley de Watt, se com-
prueba que cuando un mosfet opera como interrup-
El transistor Mosfet como Interruptor
1-2b 1-2b
Los transistores Mosfets empleados en 12V 12V
las fuentes conmutadas y en los conversores D D
D D
DC_DC, trabajan en clase D, es decir, no +5V G ON VDS = 0V
+5V G OFF VDS = VCC = 12V

amplifica, simple y llanamente opera como 5A S


S S
un interruptor de estado sólido S

(semiconductor). I = 0A
RL = 2R RL = 2R

La sigla D, se halla un poco mal inter- Pd = V x I = 0V x 5A = 0W Pd = V x I = 12V x A = 0W

2 BUSHER`S
tor de estado sólido, la potencia disipada es de 0W. La salida del conversor DC_DC, emplea un par
Sin embargo, esto es lo ideal. de transistores Mosfets de canal N, los cuales
comforman un poste . El circuito integrado se alimen-
El transistor será encendido y apagado por una ta por el pin 8 (VIN) con el VCC de entrada, en este
onda cuadrada o rectangular, con frecuencias entre caso a reducira 5VDC.
500KHz y 750KHz en todos los conversores DC-
DC. Tiene en su interior, un oscilador que puede ope-
rar a los 500KHz, circuitería lógica de control, un
La onda tendrá unos tiempos de transición al regulador que reduce el voltaje de entrada a 5V, con
pasar de nivel bajo (L) a alto (H) y viceversa, los los cuales se polariza la etapa driver de salida y ade-
cuales ocasionan unos tiempos de retardo y durante más, por medio de un divisor de voltaje resistivo, el
ellos, se disipa potencia. Pero debido a la tecnología, voltaje de referencia VREF. También debe incorpo-
estos tiempos de transición prácticamente son casi rar un circuito modulador de ancho de pulso o PWM.
nulos, lo mismo que la disipación de potencia del tran-
sistor. La onda que se aplica a los electrodos puerta,
es rectangular y debe estar defasada 180º la una de
Un Conversor DC-DC básico la otra.

En la actualidad, hay muchos circuitos integra- Principio de funcionamiento


dos conversores DC-DC empleados en las Sub-fuen-
tes para las Main Board, algunos de Marca y otros Cuando Q1 se enciende, Q2 debe estar apaga-
de procedencia China. Para los últimos, se torna difi- do y viceversa. Q1 encendido permite la carga de los
cil obtener el datasheet con el propósito de identificar condensadores de salida. Cuando se apaga Q1, des-
su pinado. pués de un lapso de tiempo muerto en que ambos
transistores permanecen apagados, se enciende Q2.
En figura 1-3, se muestra el esquema de princi-
pio para el circuito integrado de referencia TPS54726 Q2 encendido, como un interruptor cerrado,
de la Texas Instruments, de 8 pines tipo SMD. Pero hace que la bobina quede en paralelo con los
su principio de funcionamiento es muy similar a otros. condensadores de salida y propicia su descarga.

4,5 a 18V
1 -3
R3 C5 C6
10µF/50 10µF/50

R4
TPS54726 8 VIN
OUT IN
5V REG5
3
VBST
C3 7
D C7
1µF/50
CIRCUITERIA LOGICA

CBST 0,1nF/50
5V G Q1
SS L1
4 VREF OUT V0 = 5V
S
C10nF/50 6
D C1 C2
22µF/50 22µF/50 R1
G Q2 C8
122K2 0,1nF
FB PWM R2
2 S 22K1
COMP 5V

2 5 GND

Vo = 0,765 x (1 + R1/R2) = 0,765x(1+0,371) = 0,765x(2,371) = 1,04V

SEMINARIO NOVIEMBRE 28 TV LED 3


1-4a +12V 1-4b
Mayor ciclo útil para incrementar Menor ciclo útil para disminuir
la carga del condensador D la carga del condensador D

ON
ON

ON
ON
ON ON ON ON

G
OFF OFF OFF OFF
G Q1
OFF
OFF

OFF

OFF

Q1

Carga
Carga

S S

D D
Desarga
Desarga ON ON ON ON
ON
ON

ON

ON

OFF
OFF

OFF

OFF
OFF OFF OFF OFF
G Q2 + G Q2 +

- -

S S

Si la onda de excitación para la puerta de am- taje de muestreo o de realimentación por la descarga
bos Mosfets, fuese cuadrada y permanente, los de los condensadores se halle de nuevo por debajo
condensadores adquieren determinado valor de car- del de referencias, la circuitería lógica, cambia de nue-
ga y luego la perderían igualmente. vo la situación. Incrementa el ancho de pulso para
Q1 y lo decrementa para Q2. Ver de nuevo la figura
Si se observa la figura 1-4a, vemos que el tiem- 1-4b.
po de encendido de Q1, es mucho mayor que el de
Q2 y después de varios semiperíodos, los Otra vez, el nivel de carga de los condensadores
condensadores se habrán cargado al nivel predeter- se incrementa y cuando el voltaje de muestreo o
minado en el diseño y podrían llegar al nivel del VCC realimentación supere el de referencia, por el mayor
aplicado al circuito integrado. nivel de carga, de nuevo comienza a reducir el ancho
de pulso para Q1 de modo que conduzca más perio-
Pero no sucede así, por la acción de un circuito do por periodo y reduce el ancho de pulso para Q2,
de realimentación que toma una pequeña muestra del de modo que conduzca menos tiempo, período por
voltaje de salida y lo está aplica a una de las dos en- período.
tradas de un comparador, pin 2.
Este proceso de cargas y descargas para co-
A la otra entrada del comparador, se le ha colo- rregir el nivel de salida, se repite, por ejemplo, 500.000
cado un nivel llamado voltaje de referencia VREF. veces por segundo si esa es la frecuencia del oscilador.
De este modo, cuando el voltaje de realimentación A la final, el resultado es un nivel de salida constante
alcance y supere el de referencia en la otra entrada, la sobre los condensadores.
circuitería lógica, reduce la anchura de los pulsos de
encendido para Q1. En la figura 1-3, se muestra una ecuación para
calcular el voltaje de salida, que puede estar entre 1 y
Ahora, Q1 conduce por menor tiempo con re- 5V, de acuerdo al valor de los resistores que toman la
lación a Q2 y cuando así sucede, los condensadores muestra de realimentación, pero solo es valida para
comienzan a perder la carga. Cuando el nivel del vol- este tipo de circuito integrado conversor.
4 BUSHER`S
CIRCUITERIA LOGICA

Cada fabricante de circuitos integrados, emplea La otra memoria Flash que contiene los
ecuaciones de diseño totalmente diferentes. algoritmos para el manejo de la pantalla, no se halla
energizada, pues no es necesario, ya que la pantalla y
Los Conversores DC-DC en la Main Board el Back Light se hallan inactivos.
Samsung UN49MU6300 de 4K
5,1V en modo Standby
Ya es de todos conocido, que la fuente
conmutada, durante le modo Standby (STBY), osci- En la figura 1-5, se muestra la circuitería basica
la en forma de ráfagas (Burts), de modo que al verlas de los conversores DC_DC que se halla trabajando
con el osciloscopio, son pequeños paquetes de on- para polarizar adecuadamente el Microprocesador o
das seno amortiguadas. One Chip en modo Standby.

En STBY, el televisor escasamente disipa 1W El proceso se inicia desde el conector de entra-


de potencia, pero es suficiente para alimentar la pe- da CN202_GD de 12 pines, que acopla la salida de
queña sección de One Chip que está trabajando y la fuente conmutada a la Main Board.
dentro de él, la memoria RAM y otra externa
EEPROM o Flash y el sensor del control remoto. Por los pines 3,5 ,7 y 9, ingresa el suministro de
13V (A13), que en modo Standby, solo entrega cer-
De hecho, no están trabajando las secciones de ca de 8,8V para ser aplicados directamente, a los
sonido y de video, ni el panel, que con su pantalla y el pines 2, 3, 4 y 5 del IC201 y referencia AWR7HI y
Back Light, absorben la mayor potencia. minúsculo tamaño, que corresponden a las entradas
a un de un Conversor DC-DC para 5V de 20 pines.
En este modo, si deben estar operando los
voltajes de referencia, usualmente de 1,8 y 1,9VDC. De acuerdo a los conceptos previos explicados,
Como la Main Board tiene 2 memorias Flash tipo el conversor tiene internamente 2 mosfets, cuya sali-
ISP, solo está energizada la que genera las señales de da es acoplada directamente a la bobina L201 para
reloj y por tanto se halla junto a los cristales. cargar los condensadores de filtrado C205, C219 y

1 -5
SUB-FUENTES PARA LA MAIN BOARD, LA TCON Y EL PANEL DEL
TELEVISOR SAMSUNGUN49NU7300 5,1V_ON
CN201 SECCION STANDBY, 5 Y 3,3V Y ENCENDIDO
C212 C1413
2 1
ANA_DIM FAIL_COUNT 20 19 18 17 16 L201
STBY_5,1V
OD_ON/OFF A13V 1 15 Q202
BD201 IC201 R203
PWM_BLU A13V A13V
2 14
R220 DFUA 20K
AWR7HI
3 Conversor DC-DC 13 68K
C208
PWR_ON A13V S4 5D 6D
4 para 5V 12 C205 C219 C221 R208 R204
GND A13V 6K5 2K
BD205 5 11 R256
GND GND 4K7 R209 PWR_On
6 7 8 9 10
12 11 6K5 Q201
R216 G3 2D 1D
R205
33R 3 x 47µF/50V 10K
A13V
PWR_ON
One Chip
Q204 IC208 L202
R218
Conversor DC-DC STBY_3,3V
4K7 4 VIN 5 OUT
W
R211
24K
6 C206 C223 C224
2 BST R212
EN
1 11K
FB
GND
R213
3 9,1K

SEMINARIO NOVIEMBRE 28 TV LED 5


C221 y entrega 5,1V. do también con 3,3Voltios, entrega la referencia de
1,8V. Ver figura 1-6.
Estos 5,1V, se aplican a la entrada de Q202,
otro minichip de 6 pines que contiene un mosfet de Encendido Pleno de la Main Board
canal P, que como un interruptor cerrado, pasa como
un Switch, para pasar los 5,1Voltios, desde su entra- Cuando se emite la orden de encendido PS_ON
da, pin 4, a la salida, pines 1, 2, 5 y 6. Con ellos o PWR_ON, el transistor Q210 es encendido y al
alimenta la restante circuitería del One Chip y otros hacerlo, aterriza su colector, el que acoplado a la puer-
periféricos. ta del Mosfet Q211_UT, lo enciende por ser un mosfet
de canal P, figura 1-7.
3,3V en Modo Standby
A la salida de Q211_UT, pines 5, 6, 7 y 8, apa-
El mismo suministro de entrada A13V (8,8V rece el suministro de 13V (A13) con su valor normal,
en STBY), se aplica al circuito integrado IC202, otro ya no de 8,8V, y la Main Board inicia su funciona-
conversor DC_DC tipo minichip de 6 pines, por el miento pleno. Si se halla en perfectas condiciones,
pin 3 y éste entrega como salida, por el pin 2, un nivel escucharemos el sonido de los canales, ya que este
de 3,3V y con ellos alimentará los restantes circuitos suministro polariza sa sección de audio y de video.
dentro del One Chip para procesar el video y el soni-
do y además, se aplicarán a otros circuitos integra- De hecho, no podemos ver aún una imagen, pues
dos periféricos. no se ha generado aún el ya conocido VIN de 12,6V
para polarizar los circuitos de la Tcon y encender la
Voltajes de referencia para la Main Board pantalla.

Durante el modo Standby, el One Chip requiere Sin embargo, es evidente que cuando se emite
de 2 voltajes de referencia de 1,8V y 1,11V para la orden de encendido en los televisores Samsung,
sincronizar todos los circuitos conversores Análogos también se enciende el Back light, pero aún no se
digitales (ADC) y los moduladores por ancho de pul- puede observar la imagen sobre la pantalla, pues la
so PWM, para manejar la sintonía de los canales, el Tcon, como se dijo antes, se está desenergizada.
brillo, el contraste, el brillo y el sonido, etc.
Para energizar la pantalla, el One Chip coloca
Con este propósito, se emplean los circuitos in- un nivel bajo en el pin 4 de Q400_UT, que por ser un
tegrados IC208-IC202, conversores DC-DC, figu- transistor PNP, se enciende. Al hacerlo, transfiere el
ra 1-6. El IC206 se alimenta con los 3,3V de Standby suministro de 13V de entrada, a los pines de salida 5,
y entrega la referencia de 1,15V y el IC202 alimenta- 6, 7 y 8 de salida.

1 -6
STBY_3,3V

IC202 L203 IC206 L205


Conversor DC-DC REF_1,8V Conversor DC-DC REF_1,15V
3 2 OUT 3 2 OUT
VIN W VIN W
R224 R233 R224 R249
5,1K 6 10K 5,1K 3K3
C206 C223 C224 6 C206 C223 C224
5 BST R234 5 BST R250
EN 2K EN
4 1K2
4
R225 FB R225 FB
GND GND
16,2K R235 16,2K R251
1 7,9K 1 4,K6

6 BUSHER`S
Ahora, el suministro pleno de la fuente, cercano Con ellos, se inicia la polarización de la pantalla.
a los 12,6V, se convierte en el VIN_12,6V que se Dentro del One Chip, se halla la sección escaladora
aplica a los pines 13, 17 y 37 del IC201_UT, el (Scaler) y ésta sección recibe el soporte de la memo-
conversor DC_DC principal de múltiples salidas, fi- ria Flash tipo serial de posición IC1603.
gura 1-7.
Esta memoria Flash, contiene el algoritmo para
Sin embargo, aunque el IC201_UT se halla ali- el de funcionamiento para varias tipos de pantallas y
mentado con los 12,6V, no puede iniciar su funciona- si la que se halla instalada es la apropiada, el
miento para generar los voltajes de la Tcon, pues se IC201_UT, entrega todos los demás voltajes que
halla deshabilitado. necesita la para iniciar su despliegue.

A Este circuito integrado de 68 pines, no se le Polarización de la Tcon y la Pantalla


consigue el data Chip. Sin embargo, con mucho es-
fuerzo de nuestra parte, se lograron ubicar los princi- Los televisores Samsung de las líneas KU, MU
pales pines de entrada y salida, pero el Enable o y NU, la sección correspondiente a la Tcon, genera-
habilitador (EN), no se pudo ubicar. dora de barrido vertical y horizontal de la pantalla y al
mismo tiempo generadora de las bases de tiempo,
De todos modos hay que asimilar, que con la viene incorporada en la Main Board.
Main Board ya plenamente funcionando y el
IC201_UT también haciendo lo propio, por su pin La figura 1-8 de la página siguiente, es mostra-
10 y los componentes asociados L402_UT, do el pinado y funciones de las 2 cintas de 96 pistas
D403_UT y los condensadores C211-C213, entre- que acoplan la salida de la Tcon en la Main Board, a
ga el suministro Panel_de 3,3V. la pantalla.

1 -7
Q211 A13V_ON
Q400_UT
4435D 4435D
S D S D
A13V 1 8 1 8
S F223_U S VIN de 12,6V
2 7D 2 7D
S D S D
3 6 3 6 C408
G D G D
C245

4 G 5 4 G 5 10/50

R242
20K
C404_UT C405
10/50
R243
33R
2K R244
10K PWR_On
Vin_On
Q210
R245
2K

L401_UT D402_UT
VIN_13V SSM54R +17V=AVDD

C408
C405 10/50 Q402_UT 10K
10/50 37 IC400_UT C429 C424 C427
17
13
728278A 5
C430 C425 C428
10K
Conversor DC-DC 63,2K
4 de Múltiples salidas
R429 R430
ENAB 0,100R 0,100R 6 x 22µF/50V

L402
Panel_3,3V 64
10
C211 C413
D403_UT 1 2 3 5 24 53

SEMINARIO NOVIEMBRE 28 TV LED 7


96 FB_TRDY_2
Salida de Main Board 95 ---- 1 -8 Salida de Main Board
96 GND
95 FB-TRDY_3
FFC LEFT CN1300_OUT 91,92, 93, 94 AVDD +17V
FFC RIGHT CN1301_OUT 94 PANEL_3.3V_PW
90 U_H_CELL 93 PANEL_3.3V_PW
UN49MU6300K 89 U_L_CELL UN49MU6300K 92 FB-VCOM4_CELL
88 HAVDD_8.5V_PW 91 VCOM1_CELL
87 L_H_CELL 90 VCOM2_CELL
86 L_L_CELL FFC = Cable plano y flexible 89 FB_VCOM3_CELL
85 VCCB_1.8V_PW LEFT = Izquierdo 88 VCOM3_CELL
84 VCCA_1.9V_PW 87 ----
83 PORTNUM RIGHT = Derecho 86 VSS_-7.5V_PW

Deñales de manejo para los


82 PI_DSF__MONITOR

Driver de Puerta derechos


85 VOFF_-11V
81 GND 84 ----
80 SFC1 83 CKV1_MB4
79 GND 82 CKV2_MB4
78 JM_USIT_TX_CH7_B- 81 CKV3_MB4
Señales V-by-One para el desplegue del lado izquierdo de la pantalla

77 JM_USIT_TX_CH7_B+ 80 CKV4_MB4
76 GND 79 CKVB1_MB4
75 JM_USIT_TX_CH7_A- 78 CKVB2_MB4
74 JM_USIT_TX_CH7_A+ 77 CKVB3_MB4
73 GND 76 CKVB4_MB4
72 JM_USIT_TX_CH6_B- 75 STVP
71 JM_USIT_TX_CH6_B+ 74 ASG_MON_R_MB4
70 GND 73 ----
69 JM_USIT_TX_CH6_A- 72 GND
68 JM_USIT_TX_CH6_A+ 71 SFC2
67 GND 70 GND
66 JM_USIT_TX_CH5_B- 69 JM_USIT_TX_CH15_B-

Señales V-by-One para el desplegue del lado derecho de la pantalla


65 JM_USIT_TX_CH5_B+ 68 JM_USIT_TX_CH15_B+
64 GND 67 GND
63 JM_USIT_TX_CH5_A- 66 JM_USIT_TX_CH15_A-
62 JM_USIT_TX_CH5_A+ 65 JM_USIT_TX_CH15_A+
61 GND 64 GND
60 JM_USIT_TX_CH4_B- 63 JM_USIT_TX_CH14_B-
59 JM_USIT_TX_CH4_B+ 62 JM_USIT_TX_CH14_B+
58 GND 61 GND
57 JM_USIT_TX_CH4_A- 60 JM_USIT_TX_CH14_A-
56 JM_USIT_TX_CH4_A+ 59 JM_USIT_TX_CH14_A+
55 GND 58 GND
54 JM_USIT_TX_CH3_B- 57 JM_USIT_TX_CH13_B-
53 JM_USIT_TX_CH3_B+ 56 JM_USIT_TX_CH13_B+
52 GND 55 GND
51 JM_USIT_TX_CH3_A- 54 JM_USIT_TX_CH13_A-
50 JM_USIT_TX_CH3_A+ 53 JM_USIT_TX_CH13_A+
49 GND 52 GND
48 JM_USIT_TX_CH2_B- 51 JM_USIT_TX_CH12_B-
47 JM_USIT_TX_CH2_B+ 50 JM_USIT_TX_CH12_B+
46 GND 49 GND
45 JM_USIT_TX_CH2_A- 48 JM_USIT_TX_CH12_A-
44 JM_USIT_TX_CH2_A+ 47 JM_USIT_TX_CH12_A+
43 GND 46 GND
42 JM_USIT_TX_CH1_B- 45 JM_USIT_TX_CH11_B-
41 JM_USIT_TX_CH1_B+ 44 JM_USIT_TX_CH11_B+
40 GND 43 GND
39 JM_USIT_TX_CH1_A- 42 JM_USIT_TX_CH11_A-
38 JM_USIT_TX_CH1_A+ 41 JM_USIT_TX_CH11_A+
37 GND 40 GND
36 JM_USIT_TX_CH0_B- 39 JM_USIT_TX_CH10_B-
35 JM_USIT_TX_CH0_B+ 38 JM_USIT_TX_CH10_B+
34 GND 37 GND
33 JM_USIT_TX_CH0_A- 36 JM_USIT_TX_CH10_A-
32 JM_USIT_TX_CH0_A+ 35 JM_USIT_TX_CH10_A+
31 GND 34 GND
30 DEMURA_SSPCLK_SPI 33 JM_USIT_TX_CH9_B-
29 DEMURA_SSPFRM_SPI 32 JM_USIT_TX_CH9_B+
28 DEMURA_SSPTXD_SPI 31 GND
27 DEMURA_ SSPRXD_SPI 30 JM_USIT_TX_CH9_A-
26 DEMURA_SSPWP_SPI 29 JM_USIT_TX_CH9_A+
25 DEMURA_SSPHOLD_SPI 28 GND
24 GND 27 JM_USIT_TX_CH8_B-
23 GND
Deñales de manejo para los
Driver de Puerta izquierdos

26 JM_USIT_TX_CH8_B+
22 ---- 25 GND
21 ASG_MON_L_MB4 24 JM_USIT_TX_CH8_A-
20 STVP 23 JM_USIT_TX_CH8_A+
19 CKVB4_MB4 22 GND
18 CKVB3_MB4 21 SFC1
17 CKVB2_MB4 20 GND
16 CKVB1-MB4 19 ----
15 CKV4_MB4 18 ----
14 CKV3_MB4 17 ----
13 CKV2_MB4 16 GND
12 CKV1_MB4 15 PORTNUM
11 ---- 14 PI_DSF_MONITOR
10 VOFF_-11V 13 VCCA +1,9V
9 VSS_ -7,5V 12 VCCB +1,8V
8 VCOM3_CELL 11 L_L_CELL
7 VCOM2_CELL 10 L_H_CELL
6 VCOM1_CELL 9 HVDD +7,5V
5 FB_VCOM1_2CELL 8 U_H_CELL
4 PANEL_3.3V_PW 7 U_H_CELL
3 PANEL_3.3V_PW 3, 4, 5, 6 AVDD +17V
2 GND 2 GND
1 FB_TRDY_E 1 FB_TRDY_E

8 BUSHER`S
De dicha figura, se puede concluir, que las se- * 3,3V
ñales para el despliegue de la pantalla, ya no emplean * AVDD = 17V
la codificación LVDS y si la llamada V-by-One. Tam- * VGH = 29V
bién se pueden observar las señales de manejo para * VGL o VOFF = de -9 a -11V
los circuitos Driver de Puerta. * VSS = -7,5V
* HAVDD de 8,5V
Los circuitos driver de puerta, se hallan dentro * VREF de 1,9V
de la misma pantalla, pero que en cualquier momen- * VREF de 1,8V
to, también se pueden cubrir sus pistas para corregir
algún defecto en la pantalla. En la figura 1-9, se muestran los componentes
básicos en torno al IC201_UT, el conversor DC_DC
De acuerdo al pinado de las cintas, la Tcon debe principal que genera los voltajes para polarizar ade-
entregar los siguientes voltajes: cuadamente la pantalla.

1 -9
SUB-FUENTES PARA LA MAIN BOARD, LA TCON Y EL PANEL DEL
TELEVISOR SAMSUNGUN49NU7300
PRINCIPALES VOLTAJES ENTREGADOS POR EL CONVERSOR
DC-DC MÚLTIPLE PARA POLARIZAR LA PANTALLA
L401_UT D402_UT
SSM54R +17V=AVDD

Q400_UT
IC400_UT Q402_UT 10K
4435D 728278A C429 C424 C427

S 5
A13V_ON F223_U 1 8
D C430 C425 C428
52 10K
S 37 63,2K
2 7D 16
S
3 D 17 64
6
R429
C404_UT

G D 13 R430
4 G 5 0,100R
Conversor DC-DC 0,100R 6 x 22µF/50V
C405 C408 de Múltiples salidas
10/50 10/50
4

L402 Primer paso


Panel_3,3V
10
38
ENA C413 C211
D403_UT

ENABLE
Desde el One Chip
L405_UT
D400_UT Panel VGH 29V

Q403_UT C459 C457


10K
20K
52 C460 C458
68K
Panel VGOFF -9,1V D411_UT 16 10K R404_UT
38 0,100R

60
L406_UT
C456_UT
VIN_13V

L402_UT
Panel VREF 1,8V 15 Panel VREF 1,9V
19 16
C419 C418 C416 L403_UT C412 C414 C415 C416
1 2 3 5 24 53 D405_UT
D406_UT

SEMINARIO NOVIEMBRE 28 TV LED 9


Como se observa en dicha figura, los compo- En otros casos, se enciende el Back Light y se
nentes para la sección Tcon, vienen rotulados con la puede escuchar el volumen de los canales, pero la
terminación UT. La terminación UT en los compo- pantalla no enciende y despliega las imágenes. Se mi-
nentes, parece referirse a la Unidad Tcon. den los voltajes de las Sub-fuentes y se comprueba
que están los 5,1V y los 3,3V y los de referencia de
Como no se consigue ni plano ni información de 1,8 y 1,15V, pero no aparece el VIN de 12,6V para
la Main Board ni de la Tcon incorporada ni el data polarizar la Tcon.
sheet de los circuitos integrados, se procedió a reali- Paso 1.
zar el plano de los circuitos muy detenidamente y es- Con la clavija desenchufada y por tanto la fuente
peramos que dicha información sirva de apoyo para desenergizada, hacer un puente con un fino cable
futuras reparaciones. aislado, entre las pistas 93-94 (suministro de 3,3V
y 95 (punto de prueba de la señal FB_TRDY_2)
Ante la necesidad de realizar una inspección por del conector de salida LVDS derecho en la Main
un defecto en la sección Tcon, lo correcto es ubicar Board. Ver figuras 1-11, 1-12 y 1-13.
las bobinas y medir en ellas el respectivo voltaje de
salida. Paso 2.
Con la clavija AC desconectada, quite las dos cin-
En los conceptos anteriores, se explicó el fun- tas LVDS izquierda y derecha de la Main Board.
cionamiento de 2 circuitos integrados conversores Enchufe la clavija del televisor para energizar la
DC_DC, pero realmente existen, comprobados, 4 de fuente de alimentación y emita la orden de encen-
ellos. dido. Si la Main Board está OK, se debe encen-
der el Back Light y energizar la sección de la Tcon.
Arranque forzado de la Tcon
Si la sección de la Tcon está en perfectas condi-
Las Main Board de las series KU, MU y NU, ciones, se deben obtener, para este modelo, las lec-
por la complejidad y super integración de los circui- turas de voltaje mostradas en la figura 4-10.
tos, está presentando muchas fallas, tanto en la sec-
ción Tcon, como en la pantalla. En la figura 1-10 se Nota 1.
muestra el panel del televisor 49MU7300 y en la 1- Si la Main Board se halla defectuosa, la Tcon
11, la Main board de la serie MU. no se activará y en algunos casos, el Back Light
se activará y desactivará constantemente.
En la parte derecha de la misma, se hallan la
circuitería para los principales conversores DC-DC, Paso 3.
tanto para la sección Main Board, como para la Tcon. Con el televisor desenergizado, se incrusta una de
Las primeras 4 bobinas superiores y sus elementos las 2 cintas de 96 pistas a la pantalla, por ejemplo
asociados, entregan los suministros de 5,1 y 3,3V y la derecha (Right) y energize el televisor. Mida los
los voltajes de referencia para la Main Board voltajes en la sección de la Tcon. Si los voltajes no
aparecen, necesariamente este lado de la pantalla
Cuando la pantalla se halla rota o defectuosa, está defectuoso.
en la mayoría de los casos, la Main Board no arranca
y de hecho, tampoco lo hace la Tcon. Cuando así Paso 4.
sucede, el Back light no se activa y la pantalla no ge- Con el televisor desenergizado, retire de nuevo la
nera despliegue. La Main Board se halla en modo cinta de 96 pistas derecha e incruste en su lugar la
protegido. cinta de 96 pistas izquierda. Energize el televisor y
10 BUSHER`S
emita la orden de encendido y mida los voltajes de Inicie cubriendo las 10 pistas, desde la 75 a la 83
la Tcon. para bloquear las señales de manejo de los drivers
Si los voltajes aparecen, esta acción nos indica que de puerta STVP, CKVB4_MB4, CKVB3_MB4,
este lado de la pantalla está funcionando correcta- CKVB2_MB4, CKVB1_MB4 y CKV4_MB4,
mente. El valor de los voltajes para la Tcon, varía CKV3_MB4, CKV2_MB4, CKV1_MB4.
un poco, de acuerdo al modelo y tamaño de la Estas mismas pistas se deben cubrir, en caso de
pantalla. falla del lado izquierdo de la pantalla.

Paso 5. Nota 2:
Proceda ahora a tapar con cinta adhesiva las pis- Casi todas las fallas que reportan los Técni-
tas de la cinta de 96 pistas derecha que manejan cos de servicio, se presentan en el lado derecho
esa sección de la pantalla defectuosa. de la pantalla.

VOLTAJES DE SALIDA EN LAS DOS CINTAS DE 96 PISTA


FFC Derecha FFC Izquierda

VCC de +3,3V pines 93 y 94 VCC de +3,3V pines 3 y 4


VSS de -7,5V pin 86 VSS de -7,5V pin 9
VOFF o VGL de -11V pin 85 VOFF o VGL de -11V pin 10
Referencia VCCA de +1,9V pin 13 Referencia VCCA de +1,9V pin 84
Referencia VCCB de +1,8V pin 12 Referencia VCCB de +1,8V pin 85
HAVDD de +8,5V pin 9 HAVDD de +8,5V pin 88
AVDD de +17V pines 91,92,93 y 94

1-10

PANEL

FUENTE DE ALIMENTACION
MAIN BOARD

CINTA PARA EL DESPLIEGUE


IZQUIERDO DE LA PANTALLA

CINTA PARA EL DESPLIEGUE


DERECHO DE LA PANTALLA

SEMINARIO NOVIEMBRE 28 TV LED 11


1-11
SAMSUNG UN49MU6100 Y SIMILARES

Sección de la Tcon y Sub- fuentes de la Main Board


Arranque forzado de la Tcon

1-12

96

Conector de Ingreso
para la fuente 3,3V

Cinta LVDS izquierda


de 96 pistas 9495 96

12 BUSHER`S
SISTEMAS DE CODIFICACIÓN DE VIDEO

En los primeros Monitores de video e inclusive


televisores, se empleaban señales TTL o lógica de 1-13
transistor a Transistor, con amplitudes de 5Vpp (pico V
a pico). 5V

La transición entre un nivel bajo (Low) a alto


(Hight) ó de alto a bajo, de una onda cuadrada o en 0,36V

su defecto rectangular, sufren de unos tiempos de re- t


tr tf tr tf
tardo, llamados trise para el tiempo empleado por el
flanco de subida y tfall para el flanco de bajada.
cional de reloj para colocarlos en la pantalla, O0+y
Estos tiempos de subida y de bajada en los flan- O0-;O1+ y O1;O2+ y O2-; pareja con señal de re-
cos de las señales TTL, eran un problema para la loj CLK+ y CLK; O3+ O3-.
transmisión de señales de alta frecuencia como las
empleadas en televisión para colocar los pixeles so- Estas son las 4 parejas o canales de datos acom-
bre la pantalla, figura 1-13. pañadas de el canal de reloj para la televisión Stan-
dard. Luego, se le introduce un quinto canal de datos
Pero como se muestra en la figura 1-13, para para la televisión HD, denominado O4+ y O4-, ver
reducir los tiempos de propagación, se redujeron las figura 1-14.
amplitudes de las señales a cerca de 0,35Vpp o
350mV (Standard TIA /EIA-644). Cada pareja diferencial de datos, debe tener una
terminación en un resistor de 100Ω a su ingreso en la
Al hacer lo anterior, se presentó el problema el Tcon, ya sea independiente o incorporada a la misma
del ruido en las señales por ser muy débiles y para pantalla.
evitarlo, se ideó el par trenzado, un par de cables
aislados y entorchados entre si, que transportaba la Señales LVDS para FHD (Full HD)
misma señal pero con fase opuesta, negativa y positi-
va (N y P ó + y -). Este es el par diferencial LVDS. Para obtener la definición FHD, se emplean 10
o 12 pares diferenciales LVDS. De ellos, se emplean
Para transportar la señal de video, se emplea- 4 o 5 canales de datos para el despliegue de las líneas
ron 4 canales o parejas con datos y una pareja adi- de pixeles impares (ODD) y el canal diferencial con

1-14
Pareja diferencial de menor peso O0+yO0- +
-
Pareja diferencial O1+yO1-
+
-
Pareja diferencial O2+yO2- +
Conector LVDS de - Conector LVDS de
salida en Main Board Pareja diferencial de reloj CLK+y CLK- ingreso en la Tcon
+
-
Pareja diferencial O3+y O3-
+
-
Pareja diferencial de mayor peso O3+y O3-
+
-
SEMINARIO NOVIEMBRE 28 TV LED 13
las señales de reloj CLK y otros 4 o 5 canales de Para colocar mayor cantidad de pares diferen-
datos para el despliegue de las líneas de pixeles pares ciales LVDS, se necesitaba de un mayor apiñamiento
(EVEN) con su respectivo canal de reloj CLK. de los hilos conductores para acomodarlos en el cir-
cuito impreso, lo que ocasionaba capacidades pará-
Con los 10 o 12 pares para la televisión FHD o sitas enemigas de la alta frecuencia, que generaban
de 2K, no hubo problema en los sistemas de codifi- problemas de retardo y deformación en los tiempos
cación, se emplearon hasta los televisores de 2k de entre los pares diferenciales.
definición, con 1920 pixeles por cada una de las lí-
neas horizontales y un total de 1080 filas de pixeles. Las diferentes compañías, se dedicaron en la
búsqueda de otros protocolos de señalización o co-
Pero para emplear este método de codificación dificación y de ello surgió el sistema de codificación
en los televisores con definición de 4K o de Ultra alta patentado V-by-One® HS que puede suministrar ta-
definición (UHD), que emplea 3.840 pixeles por cada sas de transferencia de datos de hasta 3,7 Gbits (Giga
línea horizontal y un total de 2.160 líneas, se compli- bits).
có el asunto.
V-by-One® HS ha sido reemplazado por el
Para obtener el despliegue empleando la codifi- V-by-One® US, que puede proporcionar tasas de
cación o señalización LVDS, se necesitan de 20 o 24 transferencia de hasta 16 Gbits, buscando su fácil
pares diferenciales para obtener el despliegue de las empleo y una menor disipación de energía. Sus ma-
señales en la pantalla, ver figura 1-15. yores características, se muestran luego.

1-15
Pareja diferencial de menor peso O0+y O0- +
-
Pareja diferencial O1+y O1-
manejo de líneas pares

+
-
Pareja diferencial O2+y O2- +
de pixeles

-
Pareja diferencial de reloj CLK+y CLK-
+
-
Conector LVDS FHD de Pareja diferencial O3+y O3-
salida en Main Board +
- Conector LVDS FHD
Pareja diferencial de mayor peso O3+y O3-
+ de ingreso en la Tcon
-

Pareja diferencial de menor peso E0+y E0-


+
-
Pareja diferencial E1+y E1- +
-
Pareja diferencial O2+y O2-
+
-
Pareja diferencial de reloj CLK+y CLK- +
-
Pareja diferencial O3+y O3- +
-
Pareja diferencial de mayor peso O3+y O3- +
-

14 BUSHER`S
Conceptos básicos sobre PWM Como 0,5 es el 50% de la unidad (1), lo ante-
rior nos indica que el voltaje DC de la onda medido
Para las explicaciones mostramos el proceso de con un multímetro en función VDC,es del 50%. Como
una onda con frecuencia de 300Hz, como la emplea- la amplitud de la onda pp es de 8V, el nivel VDC de
da para controlar el brillo en los Back Light de los la misma, es de 4VDC (D x Vpp).
televisores LEDS.
Pero si la onda es rectangular, como la mostra-
Esta onda o cualquier otra, es cuadrada, cuan- da en la figura 1-16b, donde el el ancho del pulso y el
do el tiempo t1 o anchura del nivel alto llamado pul- ciclo útil es del 90%, el nivel VDC medido con un
so, es igual al del nivel bajo t2. El período T de la voltímetro, será de 7,2V (D x Vpp).
onda, figura1-16a, es:
Para el caso de la figura 1-16c, la onda sigue
T = t1 +t2 siendo rectangular, pero el ciclo útil ahora es de solo
0,1 o 10%. Luego, un voltímetro solo medirá 0,8V.
El ciclo útil D (Duty Cicle) de la onda, es la Estos conceptos son muy importantes para recordar,
relación entre el tiempo del nivel alto y el período to- porque se aplican, tanto en las fuentes conmutadas,
tal T de la misma (t1/T), es de 0,5. como en los conversores DC_DC.

t1 t2 t1 t2 t1 t2

1,65mS 3,0mS 0,3mS


8Vpp

1,65mS 0,3mS 3,0mS


0V
T = 3,3mS T = 3,3mS T = 3,3mS
a)
Onda cuadrada Onda rectangular Onda rectangular
a) b) c)
D = t1/T = 0,5 ó 50% D = t1/T = 0,9 ó 90% D = t1/T = 0,1 ó 10%
VDC = 4V VDC = 7,2V VDC = 0,8V

CUADRO QUE MUESTRA LAS CARACTERISTICAS DE LOS PANELES DE LA SERIE KU y MU

Cuando por una u otra razón se reemplaza la “Tipo” (Type), que deben estar de acuerdo a las es-
Main Board 4K por una nueva u otra en buen esta- pecificaciones del Panel, de la fuente de alimentación
do, esta debe ser de la misma versión. SMPS y de la versión de la Main Board.

Pero si las Main Board tienen la misma versión En los cuadros siguientes, se muestran las espe-
pero se emplean en paneles con diferentes pulgadas, cificaciones de acuerdo a las líneas, K, M y N y de
se pueden emplear, pero colocando el programa de ellas se deduce, que la única característica
la memoria Flash o la memoria misma, o la memoria que se puede modificar, es el tipo de panel, de acuer-
de la Board defectuosa a la nueva Main Board. Esta do al fabricante de la pantalla, que puede ser BOE,
memoria es la que se encuentra en la periferia de di- AUO, INX, SDC, CSOT, etc.
cha Main Board.
Estas tablas nos pueden ayudar para deducir,
Además y esto es muy importante, es necesa- como en determinado momento, un panel se le puede
rio ingresar al modo servicio y cambiar las opciones colocar a otro tipo de Main Board.
SEMINARIO NOVIEMBRE 28 TV LED 15
UN40KU6000KXZL
Versión FA01 FB02 FC03 FD04 FE05 FF06

Tipo (Type) 40A6AU 0VK 40A6AU 2VK 40A6AU 0VK 40A6AU 2VK 40A6AU 3VK 40A6AU 3VK
Panel Vendedor SDC SDC SDC SDC SDC SDC
Código BN95-02634B BN95-02634C BN95-02634B BN95-02634C BN95-02634Q BN95-02634Q
Especific. CY-GK040HGLV2V CY-GK040HGLV3V CY-GK040HGLV2V CY-GK040HGLV3V CY-GK040HGLV7V CY-GK040HGLV2V

U N 50K U 6000K X ZL
V ersión D A 01 D B 02 D K 03 D J 04 D H 05 D G 06

T ipo (T ype) 50D 6 A U 0 V K 50A 6A U 2V K 50D 6 A U 2 V K 50D 6 A U 2 V K 50D 6 A U 4 V K 50D 6 A U 5 V K


P anel V endedor IN X IN X IN X IN X IN X IN X
C ódigo B N 95-02 636B B N 95-02 636C B N 95-02 634Z B N 95-03 664A B N 95-03 988A B N 95-04 099A
E spec ific. C Y -G K 050H G N V 2V C Y -G K 050H G N V 3V C Y -G K 050H G N V E C Y -G K 050H G N V C Y -G K 050H G N V S V C Y -G K 050H H N V 3V

UN55KU6000KXZL UN60KU6000
Versión FA01 BA03 BJO4 FJ05 FK06 EA02

Tipo (Type) 55A6AU 0VK 55B6AU 0VK 55B6AU 0VK 55A6AU 0VK 55A6AU 0VK 60H6AU0VK
Panel Vendedor SDC BOE BOE SDC SDC SHAR P
Código BN95-02637B BN95-02638B BN95-02638E BN95-02637G BN95-02637L BN95-02639B
Especific. CY-GK050HGNV2V CY-GK050HGNV3V CY-GK050HGNVE CY-GK055HGLV6 CY-GK050HGLV9V CY-GK060HGSV2V/H

UN43MU6103KXZL
Versión BA01 AA02 BB03 AA04
Tipo (Type) 43B6AU0VK 43L6AU0VM 43B6AUVK 43L6AU0VM
Panel Vendedor BOE AUO BOE AUO
Código BN95-02697B BN95-04115C BN95-02697E BN95-04115M
Especific. CY-GK043HGLV3V CY-GM043HGAV3V CY-GK043HGEV4V CY-GK050HGNV

UN50MU6103KXZL
Versión DA01 DA02 DB03 DC04
Tipo (Type) 50D6AU2VK 50D6AU2VK 50D6AU6VK 50L6AU0VK
Panel Vendedor INX INX INX AUO
Código BN95-03664A BN95-03664B BN95-04311A BN95-04284A
Especific. CY-GK050HGNVFV CY-GM043HHNV9V CY-GK050HHNV6V CY-GK050HGAV1V

PARA TODOS LOS MODELOS UNXXKU


Local set COLOMBIA BOM Model 6000 Front Color U-F-KU60 SW-Model UK6000

UN55MU6103KXZL
Versión FA01 AAO2 FB03 AA04 CA05 CA06

Tipo (Type) 55A6AU0VK 55L6AUOVM 55A6AUOVK 55L6AU0VM 55S6AU0VM 55SA6AU0VM


Panel Vendedor SDC AUO SDC AUO CSOT CSOT
Código BN95-02637G BN95-04353A BN95-02637T BN95-04353F BN95-04113B BN95-0413B
Especific. CY-GK055HGLV6V CY-GK055HGAV5V CY-GK055HGLVHV CY-GK055HGAV8V CY-GK055HGHV2V CY-GK055HGHV4V

PARA TODOS LOS MODELOS UNXXMU


Local set COLOMBIA BOM Model 6103 Front Color U-F-MU61-55 SW-Model UK6102

16 BUSHER`S

También podría gustarte