Lab1 Control Ii
Lab1 Control Ii
Lab1 Control Ii
CONVERSIONES ADC
RESUMEN: para este informe. Se implementó de forma Implementar dos conversores diseñados
práctica y de forma simulada para los conversores AD anteriormente, ahora con resolución de 4 bits.
presentados en la guía de laboratorio y se determinó Evidenciar los cambios que sufre la señal
sus respectivos parámetros para su diseño basándonos análoga al pasar por la conversión.
en el material de apoyo. Se evidencio los cambios que Realizar las respectivas mediciones y concluir
sufre la señal análoga a lo largo de la conversión, de los resultados obtenidos.
utilizando como herramienta de simulación PROTEUS.
1
un circuito codificador de prioridad, que luego produce
una salida binaria [1]:
2
D. Conversor A/D de Seguimiento
3
Figura 13. Circuito conversor tipo aproximaciones
sucesivas 4 bits.
4
Figura 15. Respuesta del conversor de aproximaciones
sucesivas.
1. Conversor de seguimiento
B3 B2 B1 B0 V.max
0 0 0 0 0.23
0 0 0 1 0.46
0 0 1 0 0.69
0 0 1 1 0.92
0 1 0 0 1.15
0 1 0 1 1.38
Figura 17. Respuesta del conversor de seguimiento de 0 1 1 0 1.62
4 bits de la practica
0 1 1 1 1.85
esta imagen es la salida digital para una entrada
análogo de 0.9 v. 1 0 0 0 2.08
1 0 0 1 2.31
1 0 1 0 2.54
1 0 1 1 2.77
1 1 0 0 3.00
1 1 0 1 3.23
1 1 1 0 3.46
5
1 1 1 1 3.7
B3 B2 B1 B0 V.max
Figura 20. Grafica de conversión. 0 0 0 0 0
0 0 0 1 0.15
2. Conversor de rampla simple 0 0 1 0 0.44
0 0 1 1 0.70
0 1 0 0 0.98
0 1 0 1 1.28
0 1 1 0 1.58
0 1 1 1 1.87
1 0 0 0 2.16
1 0 0 1 2.46
1 0 1 0 2.76
1 0 1 1 3.05
1 1 0 0 3.36
1 1 0 1 3.66
6
convertir un dato de análogo a digital. Sólo para
pocos bits
Este conversor ve reducida su resolución,
debido a que para obtener una salida de N bits
son necesarios 2N-1 comparadores, lo que
puede llevar a tener montajes de una
complejidad y costos excesivos.
Este conversor aproxima al número binario
entero inmediatamente inferior cuando el
número del dato no es entero, por ejemplo 18.3
lo aproxima a 18.
A pesar de su gran cantidad de componentes,
este conversor es fácil de entender ya que se
realiza el mismo proceso para hallar cada bit.
Figura 23. Grafica de conversión conversor rampa
escalera. Conversor Rampa escalera
En el conversor tipo flash resulta ser un Este convertidor presenta una respuesta
circuito muy complejo y se implementa para relativamente lenta, ya que el contador tiene que
pocos bits utilizando un gran número de reiniciarse prácticamente al inicio de cada
comparadores.
conversión.
El A/D SAR es el que brinda un menor tiempo El conversor de seguimiento sigue la señal
de conversión después del A/D FLASH. Por analógica, es decir que aumenta cuando está
otra parte, los A/D que utilizan el principio de por debajo o decrece cuando está por encima, el
pendiente para alcanzar el voltaje de entrada cual la rampa no se reinicia si no que se toma
son relativamente lentos, debido a que el
del valor anterior.
generador de pendiente debe ponerse a cero
al inicio de cada conversión.
Conversor A/D de aproximaciones
sucesivas
VII. OBSERVACIONES
Este tipo de convertidor es el que sigue en
Conversor flash.
menor tiempo de conversión al convertidor con
Este conversor es de alta velocidad, porque el método Flash.
proceso de conversión se lleva a cabo en
paralelo en lugar de secuencial, reduciéndose
el tiempo de conversión necesario para
7
VIII. BIBLIOGRAFÍA
[1] http://principioselectricos2015its.16mb.com/3-1-1-
Tipos/
[2]
https://es.scribd.com/document/265675711/Convertidor
es-Adc