Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                
0% encontró este documento útil (0 votos)
163 vistas8 páginas

Lab1 Control Ii

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1/ 8

LABORATORIO N°01 CONTROL II

CONVERSIONES ADC

Mauricio Andrés Blanco Montero


mandresblanco@outlook.com
Jorge Luis Cotes Valdés
Cotesjorge23@gmail.com
Jefrry Rafael García Naranjo
Jefrry28@hotmail.com
Wilmar Alberto Galvis Rojas
wagalvis24@gmail.com
Mauricio Andrés Villero Donado
ingmauriciovillero@gmail.com

RESUMEN: para este informe. Se implementó de forma  Implementar dos conversores diseñados
práctica y de forma simulada para los conversores AD anteriormente, ahora con resolución de 4 bits.
presentados en la guía de laboratorio y se determinó  Evidenciar los cambios que sufre la señal
sus respectivos parámetros para su diseño basándonos análoga al pasar por la conversión.
en el material de apoyo. Se evidencio los cambios que  Realizar las respectivas mediciones y concluir
sufre la señal análoga a lo largo de la conversión, de los resultados obtenidos.
utilizando como herramienta de simulación PROTEUS.

PALABRAS CLAVES: conversor, proteus, bits, Opam,


flash, III. DISPOSITIVOS Y MATERIALES
 Amplificadores operacionales.
 Resistencias.
 Condensadores.
I. INTRODUCCIÓN  Fuente DC dual.
 Protoboard.
En el mundo real las señales son análogas y varían  Proteus.
constantemente pueden variar lentamente por ejemplo  Contador binario
la temperatura o muy rápidamente como una señal de  Leds.
audio. Sin embargo, dichas señales análogas son muy  Ne555.
difíciles de manipular, guardar y después recuperar con
 Compuertas lógicas.
exactitud.

Si esta información analógica se convierte a IV. SIMULACION DE LOS SIGUIENTES


información digital se podría manipular sin problema y CONVERSORES (PARA 8 BITS)
se puede guardar con gran facilidad. La información
manipulada puede después volver a tomar su valor
analógico con un conversor D/A. a. Conversor A/D paralelo o flash (solo 5 bits)
b. Conversor A/D rampa en escalera
En la presente práctica de laboratorio se llevará a cabo c. Conversor A/D de pendiente simple
la implementación de conversores A/D, los cuales son
la base para el control digital, ya que, mediante esta d. Conversor A/D de Seguimiento
conversión, es posible que nuestro microcontrolador e. Conversor A/D de aproximaciones sucesivas
sea capaz de entender valores análogos los cuales son
proporcionados por la respuesta de un sistema
A. Conversor A/D paralelo o flash (5 bits)

También llamado convertidor A/D paralelo, este circuito


II. OBJETIVOS es el más simple de entender. Está formado por una
serie de comparadores, cada uno comparando la señal
 Diseñar conversores A/D en entorno de de entrada con un voltaje de referencia único. Las
simulación con una resolución de 8 bits. salidas del comparador se conectan a las entradas de

1
un circuito codificador de prioridad, que luego produce
una salida binaria [1]:

Figura 3. Grafica de respuesta conversor flash.


Partiendo de la tabla de todos los casos posibles a
Figura 1. Circuito conversor tipo flash 3 bits. [2] obtener de nuestros comparadores se obtiene que
datos representan cada bit, por ejemplo: el bit menos
significativo siempre se alterna (1-0), es decir que
cuando que cuando se obtenga un 1 en cualquiera de
los datos impares (1,3,5, 7, …31.) esto dará 1 en el bit
menos significativo O0.
Los datos se ven previamente tratados con compuertas
and y not, que invierten el dato comparado del nivel de
voltaje inmediatamente mayor y multiplica por el actual,
dando el dato que representara un bit en la salida.

B. Conversor A/D rampa en escalera

El método de rampa en escalera para la conversión


Figura 2. Simulación del conversor flash
A/D se conoce también como método de Rampa
digital o método contador. Se emplea un DAC y un
Se requieren 2n -1 comparadores para la conversión a
contador binario para generar el valor digital
un código binario de n bits, en nuestro caso se
correspondiente a una entrada analógica. La
implementaron 31 comparadores dado por una n de 5
siguiente figura presenta un diagrama de este tipo
bits 25-1=31.
de convertidor. [1]

Figura 4. Circuito conversor tipo rampa en escalera 8 bits

2
D. Conversor A/D de Seguimiento

El método de seguimiento utiliza un contador


ascendente / descendente y es más rápido que el
método de rampa digital, porque el contador no se pone
a cero después de cada muestreo, sino que sigue a la
entrada analógica La siguiente figura muestra un típico
ADC de seguimiento de 8 bits [1]

Figura 5. Simulación del conversor rampa en escalera


Figura 6. falta simulación de rampa en escalera

C. Conversor A/D de pendiente


simple
el convertidor de pendiente simple no requiere un DAC.
Se utiliza un generador de rampa lineal para generar Figura 10. Circuito conversor tipo seguimiento 8 bits.
una tensión de referencia de pendiente constante. En la
siguiente figura se muestra el diagrama del ADC de
pendiente simple. Al comienzo del ciclo de conversión,
el contador está en estado RESET y la salida del
generador de rampa es 0 V. En esta situación, la
entrada analógica es mayor que la tensión de
referencia y, por tanto, se produce un nivel ALTO en la
salida del comparador. Este nivel alto habilita la señal
del reloj para el contador y arranca el generador de
rampa.[1]

Figura 11. Esquema simulado en proteus conversor de


seguimiento 8 bits.

Figura 7. Circuito conversor tipo pendiente simple 8 bits


Figura 8. . falta circuito de rampa
Figura 9. . falta simulación de rampa

3
Figura 13. Circuito conversor tipo aproximaciones
sucesivas 4 bits.

Figura 12. respuesta del conversor de seguimiento de


8bits.
se observa que la salida digital tarda un tiempo en
alcanzar el valor de la señal analógica de entrada; a
partir de ese punto se realiza un seguimiento de la
señal analógica, con un error típico de 1 bit.

E. Conversor A/D de aproximaciones


sucesivas

Este tipo de convertidor es el que sigue en menor


tiempo de conversión al convertidor con método Flash.
La siguiente figura muestra el diagrama a bloques
básico de un convertidor ADC por aproximaciones
sucesivas de 4 bits.

Está formado por un DAC, un registro de


aproximaciones sucesivas (SAR) y un comparador. Los
bits de entrada al DAC se habilitan a ALTO, de uno en Figura 14. Esquema simulado en proteus conversor
uno sucesivamente. Comenzando por el bit más SAR.
significativo. Cada vez que se habilita un bit, el
comparador produce una salida que indica si la tensión
analógica de entrada es mayor o menor que la salida
del DAC. Si la salida del DAC es mayor que la entrada
analógica, la salida del comparador está a nivel BAJO,
haciendo que el bit en el registro pase a cero. Si la
salida es menor que la entrada analógica el bit 1 se
mantiene en el registro.[1]

4
Figura 15. Respuesta del conversor de aproximaciones
sucesivas.

V. PRACTICA DE LAS ANTERIORES


SIMULACIONES SIMPLEMENTE
DOS. USANDO ÚNICAMENTE 4
BITS, MOSTRANDO UNA TABLA Y
SU RESPECTIVA GRÁFICA LA
Figura 18. Salida digital en 0010 con voltaje análogo de
CONVERSIÓN ANÁLOGA/DIGITAL.
0.69

1. Conversor de seguimiento

Figura 19. Salida digital en 0011 con voltaje análogo de


Figura 16. Esquema conversor de seguimiento de 4 0.96
bits.

B3 B2 B1 B0 V.max
0 0 0 0 0.23
0 0 0 1 0.46
0 0 1 0 0.69
0 0 1 1 0.92
0 1 0 0 1.15
0 1 0 1 1.38
Figura 17. Respuesta del conversor de seguimiento de 0 1 1 0 1.62
4 bits de la practica
0 1 1 1 1.85
esta imagen es la salida digital para una entrada
análogo de 0.9 v. 1 0 0 0 2.08
1 0 0 1 2.31
1 0 1 0 2.54
1 0 1 1 2.77
1 1 0 0 3.00
1 1 0 1 3.23
1 1 1 0 3.46

5
1 1 1 1 3.7

Tabla 1: conversión de la señal análoga digital


conversor de seguimiento.

Figura 22. Respuesta del conversor de rampa simple.

B3 B2 B1 B0 V.max
Figura 20. Grafica de conversión. 0 0 0 0 0
0 0 0 1 0.15
2. Conversor de rampla simple 0 0 1 0 0.44
0 0 1 1 0.70
0 1 0 0 0.98
0 1 0 1 1.28
0 1 1 0 1.58
0 1 1 1 1.87
1 0 0 0 2.16
1 0 0 1 2.46
1 0 1 0 2.76
1 0 1 1 3.05
1 1 0 0 3.36
1 1 0 1 3.66

Figura 21. Esquema conversor de rampa simple de 4 1 1 1 0 3.96


bits. 1 1 1 1 4.26

Tabla 2: conversión de la señal análoga digital


conversor de rampa escalera.

6
convertir un dato de análogo a digital. Sólo para
pocos bits
 Este conversor ve reducida su resolución,
debido a que para obtener una salida de N bits
son necesarios 2N-1 comparadores, lo que
puede llevar a tener montajes de una
complejidad y costos excesivos.
 Este conversor aproxima al número binario
entero inmediatamente inferior cuando el
número del dato no es entero, por ejemplo 18.3
lo aproxima a 18.
 A pesar de su gran cantidad de componentes,
este conversor es fácil de entender ya que se
realiza el mismo proceso para hallar cada bit.
Figura 23. Grafica de conversión conversor rampa
escalera.  Conversor Rampa escalera

 Es más lento que el método flash porque, en


caso de entrada máxima, el contador debe pasar
VI. CONCLUSIONES a través del número máximo de estados antes
de realizar la conversión. Para una conversión
de 8 bits, esto significa un máximo de 256
 Por la retroalimentación o las variaciones estados y cada estado consume un cierto
presentadas en el DAC hace de la exactitud se tiempo.
vea afectada en las conversiones indirectas
realizadas por los conversores de seguimiento  El tiempo de conversión es variable, en función
y de rampa de la tensión analógica.
 Se pudo notar que entre los 5 (cinco)
conversores el flash es el más rápido para la
 Conversor A/D de pendiente simple
realización de la conversión análoga digital ya
que no depende de los ciclos de reloj, esto  En este tipo de conversores se utiliza un
hace que su proceso de conversión sea integrador con un capacitor, si se varia RC se
directo y no secuencial.
puede desajustar.
 El conversor de seguimiento sigue la señal
analógica, es decir que aumenta cuando está  Conversor A/D de seguimiento
por debajo o decrece cuando está por encima.

 En el conversor tipo flash resulta ser un  Este convertidor presenta una respuesta
circuito muy complejo y se implementa para relativamente lenta, ya que el contador tiene que
pocos bits utilizando un gran número de reiniciarse prácticamente al inicio de cada
comparadores.
conversión.
 El A/D SAR es el que brinda un menor tiempo  El conversor de seguimiento sigue la señal
de conversión después del A/D FLASH. Por analógica, es decir que aumenta cuando está
otra parte, los A/D que utilizan el principio de por debajo o decrece cuando está por encima, el
pendiente para alcanzar el voltaje de entrada cual la rampa no se reinicia si no que se toma
son relativamente lentos, debido a que el
del valor anterior.
generador de pendiente debe ponerse a cero
al inicio de cada conversión.
 Conversor A/D de aproximaciones
sucesivas
VII. OBSERVACIONES
 Este tipo de convertidor es el que sigue en
 Conversor flash.
menor tiempo de conversión al convertidor con
 Este conversor es de alta velocidad, porque el método Flash.
proceso de conversión se lleva a cabo en
paralelo en lugar de secuencial, reduciéndose
el tiempo de conversión necesario para
7
VIII. BIBLIOGRAFÍA
[1] http://principioselectricos2015its.16mb.com/3-1-1-
Tipos/

[2]
https://es.scribd.com/document/265675711/Convertidor
es-Adc

También podría gustarte