Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                
0% encontró este documento útil (0 votos)
49 vistas69 páginas

3.2. - Sintetizadores

Descargar como pdf o txt
Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1/ 69

tema 3: pll y sintetizadores

Comunicaciones Inalámbricas

Marina Zapater
Primavera 2015
Departamento de Física Aplicada III, Universidad Complutense de Madrid
Este tema se divide en dos grandes subapartados:

■ PLLs (Phase-Locked Loops)


■ Sintetizadores

Tema 3: PLL y sintetizadores– 1


contenido del tema: sintetizadores

Introducción y sintetizador básico

Configuraciones de sintetizadores

Ruido de fase

Filtrado de la frecuencia de referencia

Otros sintetizadores

Ejercicios

Tema 3: PLL y sintetizadores– 2


introducción y sintetizador básico
introducción: síntesis de frecuencia

Objetivo: Generar una o varias señales de frecuencia concreta, con


un valor que puede escogerse de entre un conjunto discreto con
gran precisión y pureza espectral, a partir de uno o varios
osciladores patrón.
■ Síntesis con PLL
• Permite trabajar a frecuencias altas (GHz)
• Permite commutar frecuencias de síntesis
• Genera señales de alta pureza espectral
■ La calidad de un sintetizador viene definida por:
• Precisión de la frecuencia sintetizada
• Tiempo de conmutación entre frecuencias
• Ruido de fase a la salida
• Presencia de espúreos a la salida

Tema 3: PLL y sintetizadores– Introducción y sintetizador básico 4


introducción: síntesis de frecuencia

Aplicaciones:

■ Estabilización de osciladores de alta frecuencia: enganchar un


oscilador de alta frecuencia mediante un PLL a un oscilador de
alta calidad (cuarzo) de frecuencia menor.
■ Síntesis de frecuencias: generación de un conjunto de frecuencias
diferentes

Tema 3: PLL y sintetizadores– Introducción y sintetizador básico 5


introducción: sintetizador básico

El esquema más básico de un sintetizador es un PLL con un divisor


de frecuencia (contador digital)

■ Es fácil hacer divisores de frecuencia con N elevada, basta con conectar


muchos divisores en cascada.
■ N puede llegar a 1000. Valores mayores implican un ruido más elevado.
Tema 3: PLL y sintetizadores– Introducción y sintetizador básico 6
sintetizador básico: función de transferencia

■ La función de transferencia es equivalente a H(s) de un PLL


simple, modificando K para incluir el factor N:

■ Para un PLL de orden 2, tipo 2, con F(s) = 1+τ 2s


τ1 s , tendremos:

2ξωn s+s2
H(s) = N s2 +2ξω n s+ω
2, ωn = NτK 1 , ξ = ωn2τ2
n

■ La función de transferencia del error se obtiene como:


ϕe (s) H(s)
He (s) = ϕr (s) =1− N = s
s+ NK s
,
s2
Para PLL orden 2 tipo 2: He (s) = s2 +2ξωn s+ωn2

Tema 3: PLL y sintetizadores– Introducción y sintetizador básico 7


sintetizador básico: notas

■ La función de transferencia es la de un PLL multiplicada por N


■ Las fluctuaciones de fase (ruido de fase o modulación) que tenga
la señal dentro del ancho de banda del PLL, se multiplicarán por N
■ Por todo lo demás, el sintetizador funciona igual que un PLL
normal
■ La elección del detector de fase está condicionada por el ruido y
el ciclo de trabajo de la señal de salida:
• No suelen usarse multiplicadores analógicos
• Usamos multiplicador digital para señales ruidosas
• o fase-frecuencia si el ruido es bajo

Tema 3: PLL y sintetizadores– Introducción y sintetizador básico 8


sintetizador de frecuencia: divisor

■ El divisor es un contrador de pulsos en señales digitales

■ El factor de división es entero: existen divisores por factores


fraccionarios basados en conmutación entre 2 divisores
■ La frecuencia límite depende la familia digital y el tipo de divisor

Tema 3: PLL y sintetizadores– Introducción y sintetizador básico 9


frecuencia límite en divisores fl

Tema 3: PLL y sintetizadores– Introducción y sintetizador básico 10


configuraciones de sintetizadores
sintetizador con divisor programable

Tema 3: PLL y sintetizadores– Configuraciones de sintetizadores 12


sintetizador con divisor programable

■ Np varía de unidad en unidad. La diferencia entre frecuencias que


puede generarse es ∆f0 |min = fr
■ Sintetiza hasta frecuencias de 50MHz

Ejemplo:
Queremos un sintetizador con frecuencias a la salida entre 2 y 4MHz,
con paso de 100kHz. Calcule fr y Np :
∆f0 |min = 100kHz → fr = 100kHz
f0 = Np fr , con lo que Np debe tomar valores de 20 y 40

Tema 3: PLL y sintetizadores– Configuraciones de sintetizadores 13


sintetizador con divisor fijo y programable

Tema 3: PLL y sintetizadores– Configuraciones de sintetizadores 14


sintetizador con divisor fijo y programable

■ Usado para sintetizar frecuencias mayores de 50MHz, permite


llegar a los 5GHz.
■ Usa un pre-divisor (prescaler) de módulo fijo Nf
■ Tiene un paso mínimo de ∆f0 |min = Nf fr
■ El inconveniente principal es que si queremos un paso pequeño, fr
es muy pequeña → dificulta el diseño del filtro, ralentiza el
transitorio y no permite ajustar el ruido.

Tema 3: PLL y sintetizadores– Configuraciones de sintetizadores 15


sintetizador con divisor fijo y programable

Ejemplo:
Queremos sintetizador con paso de 100kHz y frecs. sintetizadas
entre 530 y 532MHz. Tenemos divisores programables hasta 30MHz.
Calcule Np , Nf y fr .
Para que el divisor trabaje por debajo de 30MHz
→ Nf ≥ 532/30 = 17.7
El valor potencia de 2 más cercano es 32. Para Nf = 32 y
∆f0 |min = 100kHz, tenemos fr = 100kHz/32 = 3.125kHz
Este valor es muy reducido y dificulta el filtrado en el bucle
Calculamos Np : 5300 ≤ Np ≤ 5320

Tema 3: PLL y sintetizadores– Configuraciones de sintetizadores 16


sintetizador con divisor de doble módulo

Tema 3: PLL y sintetizadores– Configuraciones de sintetizadores 17


sintetizador con divisor de doble módulo

■ Intenta resolver el problema anterior de fr demasiado baja


■ El divisor de doble módulo permite dividir por dos factores
diferentes → podremos trabajar hasta 2 ó 3 GHz.
■ Funcionamiento
1. Los tres divisores arrancan a cero, y el de doble módulo divide por P+1
2. Para que divida por P, tiene que recibir pulso de A. Esto ocurre (P + 1)A
pulsos después
3. Pasados otros (Np − A)P pulsos, se activa la salida de Np
4. Por tanto: N = Np P + A
5. Deberán cumplirse las relaciones: P ≤ Amax , A ≤ Np , Nmin = P2 + 1
■ Nota: los retardos de los divisores deben permitir funcionar al
conjunto.

Tema 3: PLL y sintetizadores– Configuraciones de sintetizadores 18


sintetizador con mezclador

Tema 3: PLL y sintetizadores– Configuraciones de sintetizadores 19


sintetizador con mezclador

■ En frecuencias muy elevadas, a veces no podemos usar ninguno


de los sintetizadores anteriores, porque los factores de
multiplicación son demasiado elevados, y el ruido a la salida es
demasiado grande.
■ Usamos estas configuraciones más complejas
■ Meter el mezclador tiene como inconveniente que se generan
productor de intermodulación.

Tema 3: PLL y sintetizadores– Configuraciones de sintetizadores 20


sintetizador en dos etapas

Tema 3: PLL y sintetizadores– Configuraciones de sintetizadores 21


ruido de fase
ruido de fase

El ruido del sintetizador será producto del ruido a la entrada


(oscilador de referencia) y del ruido de los componentes

Tema 3: PLL y sintetizadores– Ruido de fase 23


ruido de fase

■ Tendremos un conjunto de generadores de ruido


■ Ruido del oscilador de referencia (Sϕr (f)) y del VCO (Sϕ0 (f))
responden a un modelo de Leeson de alta Q y de baja Q
respectivamente.
1 kT0 f
L(fm ) = 2 Psav (1 + ffc )(1 + ( 2Qf
f0 2
))
■ El ruido del detector de fase (SϕDF (f)) y de los divisores de
frecuencia (SϕDIV (f)) es un ruido blanco más un ruido flicker 1/f:
KT0 f
Sϕ (f) = Pent (1 + ffc )

Tema 3: PLL y sintetizadores– Ruido de fase 24


función de transferencia del ruido de fase

Tema 3: PLL y sintetizadores– Ruido de fase 25


ruido de fase de osciladores y otros bloques

Tema 3: PLL y sintetizadores– Ruido de fase 26


respuesta del pll al ruido de fase

Tema 3: PLL y sintetizadores– Ruido de fase 27


respuesta del pll al ruido de fase

■ H(s) tienen una amplitud N a frecuencias bajas. La potencia de


ruido de Sϕr (f), SϕDF (f) y SϕDIV (f) se multiplica por N2
• No solemos usar N > 10000 porque se incrementaría el ruido de fase
en 80dB
■ Fuera del ancho de banda de ruido del PLL sólo tenemos el error
de fase del VCO.
■ Por tanto:
• Para frecuencias menores a BL el ruido es Sϕr (f), SϕDF (f), SϕDIV (f)
multiplicado por N2
• Para frecuencias superiores a BL el ruido es el del VCO

Tema 3: PLL y sintetizadores– Ruido de fase 28


ruido de fase en el sintetizador

Tema 3: PLL y sintetizadores– Ruido de fase 29


ejemplo: ruido de fase en el sintetizador

Consideramos un sintetizador de frecuencia cuya frecuencia de salida es de


10MHz y la de referencia de 100kHz y cuyos componentes responden a los
datos de las siguientes transparencias.
La función de transferencia del lazo corresponde a un PLL de tipo 2, orden 2,
y posee una pulsación propia de ωn = 2π103 y una constante de
amortiguamiento de ξ = 0.5

■ Determinar la contribución al espectro de ruido de los diversos


componentes
■ Calcular los valores obtenidos a 10Hz, 1kHz y 1MHz de la portadora
■ Dibujar los valores obtenidos en escala logarítmica

Tema 3: PLL y sintetizadores– Ruido de fase 30


ejemplo: datos

Tema 3: PLL y sintetizadores– Ruido de fase 31


ejemplo: datos del oscilador de referencia

Tema 3: PLL y sintetizadores– Ruido de fase 32


ejemplo: datos del vco

Tema 3: PLL y sintetizadores– Ruido de fase 33


ejemplo: datos del detector de fase

Tema 3: PLL y sintetizadores– Ruido de fase 34


ejemplo: datos de divisores

Tema 3: PLL y sintetizadores– Ruido de fase 35


ejemplo: funciones de transferencia

Tema 3: PLL y sintetizadores– Ruido de fase 36


ejemplo: gráfica de ruido

Tema 3: PLL y sintetizadores– Ruido de fase 37


filtrado de la frecuencia de referencia
filtrado de la frecuencia de referencia

■ Un indicador de calidad del sintetizador es la presencia de


espúrias a la salida
■ El sintetizador con PLL es casi ideal → no hay mezclador, por
tanto, no hay armónicos a la salida a excepción de:
• La frecuencia de referencia y sus armónicos, que llegan por un mal
aislamiento y deben filtrarse
• Modulación del VCO por la frecuencia de referencia y sus armónicos
■ En el caso de modulación del VCO se produce porque:
• Los detectores de fase tienen armónicos relacionados con la
frecuencia de referencia (a fr o 2fr )
• Al llegar a la entrada del VCO crean modulación de frecuencia (a veces
cerca de la señal deseada)

Tema 3: PLL y sintetizadores– Filtrado de la frecuencia de referencia 39


filtrado de la frecuencia de referencia

Tema 3: PLL y sintetizadores– Filtrado de la frecuencia de referencia 40


filtrado de la frecuencia de referencia

■ Como norma general, procuraremos usar una fr elevada.


■ Si tenemos un PLL de orden 2 tipo 2, al filtro F(s) se le añaden
otros filtros paso bajo → se convierte en orden 3
■ La frecuencia de corte debe mantenerse por encima de 5ωn para
que el bucle sea estable

Tema 3: PLL y sintetizadores– Filtrado de la frecuencia de referencia 41


filtro de tercer orden

Tema 3: PLL y sintetizadores– Filtrado de la frecuencia de referencia 42


otros sintetizadores
otros sintetizadores

Existen varios tipos de sintetizadores, a parte del sintetizador


basado en PLL:
■ Síntesis directa por multiplicación y mezcla
• Utiliza multiplicación, mezcla y filtrado para generar frecuencias
deseadas a partir de osciladores patrón
• Genera muchas componentes espúreas
• Puede trabajar a frecuencias de THz.
■ Síntesis digital directa (Direct Digital Synthesis)
• Genera directamente la forma de onda de la señal con circuitos
digitales y conversores DAC.
• Es muy versátil al generar señales con frecuencias y formas de onda
deseadas.
• Su frecuencia máxima de trabajo está limitada a MHz
• Muy buen comportamiento ante ruido, pero genera muchas espúreas

Tema 3: PLL y sintetizadores– Otros sintetizadores 44


otros sintetizadores

■ Síntesis por inyección


• Inyecta una señal de referencia directamente en el circuito resonante
del oscilador que, en un proceso no lineal, pasa a oscilar a la
frecuencia de referencia
• Se utiliza en frecuencias elevadas
• Permite un enganche mucho más rápido que el PLL, pero es más
complejo y de banda muy estrecha
■ Sintetizadores con divisores de frecuencia con módulo
fraccionario
• Utilizan una circuitería digital compleja para dividir por números
racionales.

Tema 3: PLL y sintetizadores– Otros sintetizadores 45


ejercicios
ejercicio 1

Se desea diseñar un sintetizador para la banda de 450MHz, con capacidad


para generar frecuencias entre 435MHz y 465MHz en pasos de 50kHz, lo que
conduce a 601 canales posibles. Para el diseño del sintetizador se utilizarán
los siguientes elementos:

■ Un oscilador patrón de cuarzo a 5MHz


■ Un VCO en el rango de 420 a 480 MHz, que responde linealmente a una
tensión de control entre 0 y 5V
■ Un DF correspondiente a un mezclador lineal con una constante de
conversión para los niveles utilizados de Kd = 0.5V/rad

Tema 3: PLL y sintetizadores– Ejercicios 47


ejercicio 1: resumen de datos

■ Frecuencia de salida f0 =435 a 465 MHz


■ Paso mínimo de frecuencia ∆f0 = 50kHz
■ Frecuencia del oscilador patrón fx =5MHz
■ Frecuencia máxima de trabajo de los divisores programables fL = 60MHz
■ Kv = 12 · 106 Hz/V, Kd = 0.5v/rad, K = 12π106 s−1

Tema 3: PLL y sintetizadores– Ejercicios 48


ejercicio 1: diseño del filtro

Primera parte:

1. Diseñar el bucle utilizando un prescaler fijo y un divisor


programable que funcione hasta 60MHz.
2. Repetir el diseño utilizando un divisor de doble módulo 10/11
3. Si el PLL es de tipo 2, orden 2, determine τ1 y τ2 para que cuando
f0 =450MHz, sea ωn = 800rad/s y ξ = 0.707 en ambas
configuraciones.
4. Con los valores de τ1 y τ2 así calculados halle el valor de ωn y ξ
cuando f0 = 480MHz

Tema 3: PLL y sintetizadores– Ejercicios 49


ejercicio 1:

1. Diseñar el bucle utilizando un prescaler fijo y un divisor


programable que funcione hasta 60MHz.

Tema 3: PLL y sintetizadores– Ejercicios 50


ejercicio 1:

2. Repetir el diseño utilizando un divisor de doble módulo 10/11

Tema 3: PLL y sintetizadores– Ejercicios 51


ejercicio 1:

Tema 3: PLL y sintetizadores– Ejercicios 52


ejercicio 1:

3. Diseño del filtro

Tema 3: PLL y sintetizadores– Ejercicios 53


ejercicio 1:

Tema 3: PLL y sintetizadores– Ejercicios 54


ejercicio 1: mejora del filtro

Segunda parte:

1. En ambas configuraciones calcule la atenuación del filtro a la frecuencia


doble de la de referencia
2. Para mejorar la atenuación a la frecuencia 2fr colocamos un filtro RC paso
bajo de frecuencia de corte ωc = 5ωn . Calcule la atenuación
suplementaria que introduce.
3. Si la amplitud de la componente en 2fr en el detector de fase es de 0.5V,
cuál es el índice de la modulación FM que provoca en el VCO? Cómo sería
cualitativamente el espectro de la señal del VCO?

Tema 3: PLL y sintetizadores– Ejercicios 55


ejercicio 1:

Tema 3: PLL y sintetizadores– Ejercicios 56


ejercicio 1:

Tema 3: PLL y sintetizadores– Ejercicios 57


ejercicio 1:

Tema 3: PLL y sintetizadores– Ejercicios 58


ejercicio 2:

Se desea diseñar un sintetizador de frecuencias para obtener una


frecuencia entre 1715 y 1780 MHz con saltos de 200kHz y un tiempo de
conmutación de 100 µs.

1. Dibuje un esquema del sintetizador con un divisor de doble módulo y


calcule los factores de división de los divisores si se emplean divisores
programables que admiten hasta 30MHz.
2. Determine la pulsación propia de la función de transferencia del
sintetizador para conseguir la condición de conmutación, con un error
máximo de frecuencia de 10kHz para un salto entre dos frecuencias
consecutivas. Utiliza ξ = 0.7 y la gráfica de la figura.

Tema 3: PLL y sintetizadores– Ejercicios 59


ejercicio 2:

Tema 3: PLL y sintetizadores– Ejercicios 60


ejercicio 2:

1. Dibujo del esquema y cálculo de factores de división

Tema 3: PLL y sintetizadores– Ejercicios 61


ejercicio 2:

2. Pulsación propia:

Tema 3: PLL y sintetizadores– Ejercicios 62


ejercicio 2:

2. Pulsación propia:

Tema 3: PLL y sintetizadores– Ejercicios 63


ejercicio 3:

Se desea configurar un sistema de recepción de televisión digital terrestre


(TDT), para lo que se dispone el esquema de la figura, compuesto por una
antena Yagi de UHF de 12dB de ganancia, un cable de 5m (3dB de pérdidas) y
un receptor TDT. El sistema TDT ocupa los canales 21 a 69 (470 - 862MHz), de
8MHz de ancho de banda y centrados en f21 = 474MHz (canal 21) a
f69 = 858MHz (canal 69). El receptor debe funcionar en toda la banda
El receptor TDT está compuesto por una etapa RF (front-end), un filtro de
frecuencia intermedia y un decodificador. Las especificaciones son:

■ Frecuencia intermedia: 36MHz


■ Potencia mínima de entrada: -70dBm
■ Potencia máxima de entrada: -15dBm
■ Figura de ruido: 10dB

Tema 3: PLL y sintetizadores– Ejercicios 64


ejercicio 3:

Tema 3: PLL y sintetizadores– Ejercicios 65


ejercicio 3:

1. Especifique cuáles son las frecuencias a sintetizar por el oscilador local.


2. Dibuje un esquema basado en un divisor de doble módulo, escogiendo la
frecuencia de referencia de modo que los valores de división del divisor
completo den números naturales.
3. Seleccione los valores de los divisores sabiendo que los programables no
pueden trabajar a más de 120MHz. Considere que P tiene que ser
potencia de 2.
4. Calcule el coeficiente de amortiguamiento y pulsación propia a la
frecuencia mínima si Kd = 1V/rad, Kv = 80MHz/V y tenemos un filtro
activo con C = 20nF,R1 = 2.5kΩ y R2 = 3.3kΩ
5. Calcule el tiempo de conmutación en el salto de un canal al adyacente, si
se considera que se ha producido el salto cuando el error en frecuencia
es menor a 400kHz.

Tema 3: PLL y sintetizadores– Ejercicios 66


ejercicio 3: datos

Tema 3: PLL y sintetizadores– Ejercicios 67


Preguntas?

Tema 3: PLL y sintetizadores– Ejercicios 68

También podría gustarte