Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                

Lab 02 Digitales

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 12

UNIVERSIDAD CATÓLICA DE SANTA MARÍA FACULTAD

DE CIENCIAS E INGENÍERIAS FÍSICAS Y FORMALES

ESCUELA PROFESIONAL DE INGENIERÍA MECANICA,MECÁNICA-

ELÉCTRICA Y MECATRÓNICA

LABORATORIO N°2

CIRCUITOS DIGITALES

Tema:

LOGICA COMBINACIONAL CON PUERTAS UNIVERSALES

Alumno:

Olazabal Rodríguez, José Antonio

Docente:

Ing. Sergio Mestas Ramos

AREQUIPA – PERÚ

2022
UNIVERSIDAD PARTICULAR CATÓLICA DE SANTA MARÍA DE AREQUIPA
ESCUELA PROFESIONAL DE INGENIERÍA MECANICA, MECANICA ELECTRICA Y
MECATRONICA
CÓDIGO: 4E07033 GUÍA DE LABORATORIO NRO 02
ASIGNATURA: CIRCUITOS DIGITALES
PRIMERA FASE: LOGICA COMBINACIONAL
Docente(s):
Ing. Sergio Mestas Ramos..
LOGICA COMBINACIONAL CON PUERTAS
UNIVERSALES Fecha: 11/04/2022

I. OBJETIVO:
 Comprobar el funcionamiento de las compuertas lógicas básicas.
 Comprobar el funcionamiento de las compuertas digitales especiales.
 Analizar, diseñar e implementar circuito combinacionales.

II. MARCO TEORICO:


2.1 FUNCION LOGICA NOT
La función NOT tiene efecto sobre una sola variable de entrada entregando una sola variable de
salida. En esta función para una entrada ‘A’ entregará a la salida la negación de ‘A’ o mejor
conocido como el complemento de ‘A’.
Por ejemplo, si la variable de entrada ‘A’ se somete a la operación NOT, la salida X = 𝐴̅, donde la
barra superpuesta representa la operación NOT.

Simbología.
Convencional IEEE

2.2 FUNCION LOGICA OR


Si se tiene como entradas a ‘A’ y ‘B’, y como salida a X, la operación OR se expresa como:
A+B=X

Lo que indica que si para las entradas A o B la salida es X. El CI de la compuerta OR es un circuito


que internamente contiene desde cuatro hasta una compuerta lógica que puede tener como mínimo
dos o máximo doce entradas lógicas y cuya salida es igual a la operación OR de todas las entradas
que intervengan en esa compuerta.

Simbología.
Convencional IEEE

2.3 FUNCION LOGICA AND


Si se tiene como entradas a ‘A’ y ‘B’, y como salida a X, la operación AND se expresa como:
A•B=X
Laboratorio de Circuitos Digitales - EPIMMEYM Séptimo Semestre 2022
UCSM

Lo que indica que si para las entradas A o B la salida es X. Normalmente el CI de la compuerta


AND es un circuito que internamente contiene cuatro compuertas lógicas.

Simbología.
Convencional IEEE

2.4 FUNCION LOGICA NOR


Dadas dos entradas lógicas ‘A’ y ‘B’ y una salida X. El operador lógico NOR realiza la suma
complemento y se representa como:
X = (A+B).

Donde la barra superpuesta sobre la operación OR indica el complemento o negación de la


operación.

Simbología.
Convencional IEEE

2.5 FUNCION LOGICA NAND


Este operador realiza la operación AND complemento; su tabla de verdad es exactamente al
contrario de la que se obtiene al ejecutar al operador AND. Sean ‘A’ y ‘B’ las variables de entrada
y X la salida. La operación NAND entre las dos variables de entrada es X = (A•B)

Donde la barra superpuesta sobre la operación AND indica negación o el complemento de la


operación.

Simbología.

Convencional IEEE

2.6 FUNCION LOGICA XOR


La función OR- exclusiva o XOR se expresa de la siguiente forma. X = A
B + AB
.

Simbología.
Convencional IEEE

Ing. Sergio Mestas R. Arequipa 2022


Laboratorio de Circuitos Digitales - EPIMMEYM Séptimo Semestre 2022
UCSM

Circuito Esquemático.

2.7 FUNCION LOGICA XNOR


La compuerta XNOR trabaja de manera contraria a la operación XOR. Dadas dos entradas ‘A’ y
‘B’ con salida ‘X’, la expresión del operador XNOR es X = AB + (A
B
).

Simbología.

Convencional IEEE

Circuito Esquemático.

III. INFORME PREVIO:


a) Qué es un Circuito Integrado y qué una Compuerta lógica.
b) Explica las diferentes formas de describir la operación de una compuerta.
c) Como trabaja un circuito integrado con salida a colector abierto. Dibuje un circuito
aplicativo para su comprobación.
d) Analizar y diseñar el circuito lógico para una alarma visual que está construido por cuatro
detectores digitales a, b, c, d; el sistema debe de activarse solo cuando se activen tres o
cuatro detectores, si se activan dos detectores es indiferente la activación o no del sistema.
Por último, el sistema nunca debe de activarse si se dispara un solo detector o ninguno.

Ing. Sergio Mestas R. Arequipa 2022


Laboratorio de Circuitos Digitales - EPIMMEYM Séptimo Semestre 2022
UCSM

(El diseño lógico es original para cada uno, por tanto cada circuito debe ser diferente por
grupos de trabajo)

IV. MATERIALES Y EQUIPOS


• Fuentes de Alimentación
• Osciloscopio
• Multímetro
• Protoboard
• Circuitos integrados
74LS00 NAND. 74LS32 OR.
74LS02 NOR. 74LS386 EX-OR.
74LS04 NOT. 74LS244 Buffer 3-Estados
74LS08 AND.
• Dip switch de 4 posiciones.
• 4 LEDs.
• 4 Resistencias de 330Ω.
• 4 Resistencias de 1KΩ.

V. PROCEDIMIENTO

MODULOS DE ENTRADA Y SALIDA

1. Construya su módulo de entrada según el siguiente circuito. Replique para por lo menos 4
entradas digitales.

Switch Salida [v]


Abierto 0V

Cerrado 5.91 V

En este caso el voltaje es de


5.91 V debido a que para la
experimentación use 4 pilas de
1.5 V.

Ing. Sergio Mestas R. Arequipa 2022


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

2. Construya su módulo de salida según el siguiente circuito. Replique por lo menos para 4 salidas
digitales.

# de leds Entrada [v] LED


1 led 5.81 V ON
2 leds 5.73 V ON
3 leds 5.64 V ON

4 leds 5.58 V ON

COMPUERTAS LOGICAS
3. Implementar el siguiente circuito. Emplee los módulos de entrada para ingresar los
niveles lógicos y el de salida para mostrar la salida de la puerta lógica.

Modulo de Entrada
Modulo de Salida
1
3
2

7408 R1
R2 R3

D1

Figura1. Armado del circuito

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

4. Para cada puerta lógica efectuar todas las combinaciones posibles en el módulo de
entrada y confirmar el resultado en la tabla correspondiente.
5. Repita los pasos (4) y (5) para comprobar el funcionamiento de al menos una puerta de
los integrados que cumplen las funciones lógicas: OR, Inversor, NAND, NOR, OR
Exclusiva.
CI: 74LS08 (AND)
Entrada Entrada Salida
0 0 0
0 1 0
1 0 0
1 1 1

CI: 74LS04 (INVERSOR)


Entrada Salida
0 1
1 0

CI: 74LS02 (NOR)


Entrada Entrada Salida
0 0 1
0 1 0
1 0 0
1 1 0

CI: 74LS00 (NAND)


Entrada Entrada Salida
0 0 1
0 1 1
1 0 1
1 1 0

CI: 74LS32 (OR)


Entrada Entrada Salida
0 0 0
0 1 1
1 0 1
1 1 1

CI: 74LS86 (OR EXCLUSIVA)


Entrada Entrada Salida
0 0 0
0 1 1
1 0 1
1 1 0

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

6. Implementar compuertas lógicas OR, NOR, AND y NAND de tres entradas a partir de
compuertas de dos entradas.

 OR:
A B C Salida
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 1
 AND:
A B C Salida
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 1
 NOR:
A B C Salida
0 0 0 1
0 0 1 0
0 1 0 0
0 1 1 0
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 0
 NAND:
A B C Salida
0 0 0 1
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 0

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

7. Implementar compuertas lógicas Inversor Trigger (CI 7414) y compruebe su


funcionamiento.

CI: 74LS14 (INVERSOR)


Entrada Salida
0 1
1 0

8. En base a las hojas de datos compruebe el funcionamiento del CI 74244. Anote en una
tabla de verdad los valores obtenidos.
CI: 74LS244
Entrada Entrada Salida
0 0 HZ
0 1 0
1 0 HZ
1 1 1

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

CIRCUITOS CON COMPUERTAS LOGICAS

9. Implemente el siguiente circuito.

𝐴̅𝐵′

𝐶 = 𝐴̅𝐵′ + 𝐴̅′𝐵

𝐴̅′𝐵

10. Aplique a las entradas (a y b) los niveles lógicos provenientes de su módulo de entrada
y la salida conecte al módulo respectivo.
11. Anote en una tabla los valores de salida que corresponden a cada una de las
combinaciones de entrada posibles.
A B Salida
0 0 0
0 1 1
1 0 1
1 1 0

12. Determine la función que representa.

𝐶 = 𝐴̅𝐵′ + 𝐴̅′𝐵
13. Implemente el siguiente circuito.

𝐴̅𝐵′
𝐴̅𝐵′𝐶
𝐴̅𝐵′ 𝐶 + 𝐴̅𝐵′

𝐴̅𝐵′

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

14. Aplique a las entradas a, b y c los niveles lógicos provenientes de su módulo de


entrada y la salida conecte al módulo respectivo.

15. Anote en una tabla los valores de salida que corresponden a cada una de las
combinaciones de entrada posibles.
A B C Salida
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 0
1 0 0 1
1 0 1 1
1 1 0 0
1 1 1 0

16. Determine la función que representa.


𝑦 = 𝐴̅𝐵′ 𝐶 + 𝐴̅𝐵′
17. Compruebe el funcionamiento a partir de una tabla de verdad.

A B C y
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 0
1 0 0 1
1 0 1 1
1 1 0 0
1 1 1 0

VI. CUESTIONARIO FINAL:


1. Que significa simplificar o reducir una función lógica y que métodos existen.
Para realizar la simplificación o reducir una función, tenemos que hacer uso de los postulados,
teoremas y leyes que hemos aprendido durante estas semanas tanto en teoría como en
práctica. También sabemos que el método de álgebra booleana es bastante tedioso y largo al
momento de aplicarlo.
2. Proponga una aplicación de circuitos con compuertas lógicas.
En sistema de alarma ubicado en diferentes puntos de una casa lo podríamos denominar como una
compuerta OR. Hace falta solo un 1 para que se active la alarma.
 OR:
A B C Salida
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 1

Ing. Sergio Mestas R. Arequipa 2016


Laboratorio de Circuitos Electrónicos II - EPIMMEYM Sexto Semestre UCSM 2016

3. Porque se considera que las compuertas NOR y NAND son universales.


La función NOR y NAND son dual, que quiere decir esto que todos los procedimientos para
ambas puertas son desarrollados con la misma lógica, y se les denomina universales porque se
pueden implementar a cualquier sistema.
4. Dibuje el circuito equivalente al circuito del punto 9, empleando solo puertas NOR.

𝐴̅ 𝐴̅′𝐵

𝑋 = 𝐴̅𝐵′ + 𝐴̅′𝐵
𝐵
𝐴̅𝐵′

5. Que es un circuito Schmitt Trigger, en qué condiciones se puede emplear.

Un Schmitt Trigger es un tipo de entrada lógica que nos proporcionará histéresis o dos niveles de
umbral: alto y bajo. Esto nos permitirá reducir los errores producidos por señales ruidosas, dando
como resultado una onda cuadrada. El Schmitt Trigger usa la histéresis para prevenir el ruido
que podría tapar a la señal original y que causaría falsos cambios de estado si los niveles de
referencia y entrada son parecidos. Con esto se hace que el circuito cree una banda centrada en
cero, con niveles de disparo ±(R1/R2)VS.

VII. CONCLUSIONES Y OBSERVACIONES

 Se concluye con el conocimiento de las compuertas lógicas que podemos encontrar


en cada sistema y saber cuáles son las características de cada una de estas.
 Luego de realizado el laboratorio podemos escribir la expresión booleana de
cualquier circuito lógico combinacional.
 Podemos ser capaces de desarrollar las tablas de verdad a partir de la expresión
booleana.
 Podemos reducir grandes circuitos resumir mediante la algebra booleana.

VIII. BIBLIOGRAFIA:

 https://es.wikipedia.org/wiki/Disparador_Schmitt
 https://www.electrosoftcloud.com/schmitt-trigger-que-
es/#:~:text=Un%20Schmitt%20Trigger%20es%20un,como%20resultado%20una%20o
nda%20cuadrada.

Ing. Sergio Mestas R. Arequipa 2016

También podría gustarte