Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                

Practica No. 5

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 8

ELECTRÓNICA DIGITAL

Práctica 5

Carrera:

Electromecánica

Grupo:

EM6A

Equipo:

Rincon López Zaid Armando


Duarte Valenzuela Luis Gael
Cavazos Vega Axel Yael

Profesor:

JORGE CARLOS RIOS


Marco Teórico
Flip-Flop T:

El flip-flop T o "toggle" o de conmutación, cambia su salida con cada transición del


pulso de reloj (clock), produciendo una salida que tiene la mitad de la frecuencia de
la señal de entrada en T, como se aprecia en la figura 1.

Tiene diferentes aplicaciones como lo puede ser en: contadores binarios, divisores
de frecuencia, y dispositivos de sumas binarias en general. Se puede implementar
a partir de flip-flops JK, introduciendo las entradas J y K en alto lógico. Construcción
de in flip flop T a partir de un flip flop JK, como puede verse en la figura 2.

En la figura 3 podemos observar la tabla de verdad de un flop flop T síncrono

Figura 3. Tabla de verdad de un Flip Flop T síncrono. Tomado de:


https://www.google.com.mx/search?
q=flip+flop+t+tabla+de+verdad&tbm=isch&imgil=71HKQJ2f8LBJPM%253A
%253BQ5jnCMuSI09NTM%253Bhttp%25253A%25252F%25252Funicrom.com
%25252Fflip-flop-tipo-d-descripcion-y-simbolo
%25252F&source=iu&pf=m&fir=71HKQJ2f8LBJPM%253A
%252CQ5jnCMuSI09NTM%252C_&usg=__6wjzzbh6F_sqMFuz0q5BaxK8Lxw
%3D&biw=1366&bih=643&ved=0ahUKEwjxtcOR0YDTAhXkx1QKHeTVCIMQyjcIJQ
&ei=uzzeWLHsEeSP0wLkq6OYCA#imgrc=4oI9C6yqZjUUFM:&spf=308
El Flip Flop D síncrono tiene como símbolo el que se muestra en la figura.

En la figura 5 podemos observar como la salida del Flip Flop D se “empareja” a la


entrada en las transiciones de subida del reloj.

La tabla de verdad de un Flip Flop D síncrono se observa la figura.

La tabla de verdad de un Flip Flop JK síncrono se muestra en la figura.


Desarrollo del Problema:
Diseñar e implementar un contador consecutivo de tres bits por medio de FF’s T,
que a través una entrada externa que define la secuencia de conteo:
Si x=0; el conteo se realiza de números pares (incluyendo al cero)
Si x=1; el conteo se realiza de números impares
Además, el conteo debe visualizarse en un display de 7 segmentos.
Reportar:
 Desarrollo de la técnica de diseño
 Diagrama de estados
 Tabla de estados
 Simplificación de las funciones de entrada a los FF’s
 Diagrama de implementación

Materiales:

 74LS76AP
 Resistencias 220ohm
 Protoboard
 74LS04N(NOT)
 74LS08(AND)
 74LS32(OR)
 74LS47(Decodificador para displays de ánodo común)
 Display 7 segmentos
 2 push button
Tabla de estados:

Presente Futuro TA TB TC
+
X A B C A B+ +
C 0 1 0
0 0 0 0 0 1 0 0 1 1
0 0 0 1 0 1 0 1 1 0
0 0 1 0 1 0 0 1 1 1
0 0 1 1 1 0 0 0 1 0
0 1 0 0 1 1 0 0 1 1
0 1 0 1 1 1 0 1 1 0
0 1 1 0 0 0 0 1 1 0
0 1 1 1 0 0 0 1 1 1

1 0 0 0 0 0 1 0 0 1
1 0 0 1 0 1 1 0 1 0
1 0 1 0 0 1 1 0 0 1
1 0 1 1 1 0 1 1 1 0
1 1 0 0 1 0 1 0 0 1
1 1 0 1 1 1 1 0 1 0
1 1 1 0 1 1 1 0 0 1
1 1 1 1 0 0 1 1 1 0

Mapas de K FF-TA:

XB/CD 00 01 11 10
00 0 0 1 1
01 0 0 1 1
11 0 0 1 0
10 0 0 1 0

TA= B(X´+C)

FF-TB:

XB/CD 00 01 11 10
00 1 1 1 1
01 1 1 1 1
11 0 1 1 0
10 0 1 1 0

TB= X´+C
FF-TC:

XB/CD 00 01 11 10
00 0 1 1 0
01 0 1 1 0
11 1 0 0 1
10 1 0 0 1
TC=X´C+C´
Diagrama:

Fotos del armado:

También podría gustarte