Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                

Expo 1

Descargar como pptx, pdf o txt
Descargar como pptx, pdf o txt
Está en la página 1de 10

GRUPO 6

PIC 18F4550

INTEGRANTES.
AYARDE GUTIERREZ JOAQUIN JOSE ALFREDO
GUZMAN RODRIGUEZ GABRIELA
RIVERO SARDAN RICARDO ANDRES FENELÓN
TITO MARIA ISABEL
1. INTRODUCCIÓN

• Los microcontroladores PIC (Peripheral Interface Controller)


son una familia de microcontroladores desarrollada por
Microchip Technology Inc. que ha experimentado una notable
evolución desde su introducción en la década de 1990.
EVOLUCIÓN DE LOS
MICROCONTROLADORES
PIC18F4
550

PIC16F8
77A
Año de introducción: 2006. Año de introducción: 2007.
Año de introducción: 1997. Detalles de mejoras:
Detalles de mejoras:
Detalles de mejoras: Transición a una arquitectura
Introducción de USB 2.0, lo que
Aumento significativo en la de 16 bits, lo que proporcionó
permitió la conectividad
memoria de programa (14 KB un rendimiento mejorado y
directa a dispositivos USB y la
de flash). mayor precisión en
comunicación de alta
Inclusión de periféricos operaciones matemáticas.
velocidad.
avanzados como UART, SPI, y Aumento significativo en la
Mayor capacidad de memoria
conversor A/D de 10 bits. memoria de programa (128 KB
flash (32 KB).
Funciones mejoradas de de flash).
Aumento en la velocidad de
temporización y PWM. Introducción de periféricos
reloj (hasta 48 MHz).
Compatibilidad con voltajes de avanzados como DAC de 12
Inclusión de ADC de 10 bits,
operación más bajos. bits, DMA (Acceso Directo a
PWM y más periféricos
Ampliamente utilizado en una Memoria), y más opciones de
avanzados.
variedad de aplicaciones comunicación.
Ampliamente utilizado en
EVOLUCIÓN DE LOS
MICROCONTROLADORES

PIC32MX795F
512L
Año de introducción: 2007.
Detalles de mejoras:
Transición a una arquitectura
MIPS de 32 bits, ofreciendo un
rendimiento significativamente
mayor.
Mayor capacidad de memoria
flash (512 KB).
Inclusión de periféricos
avanzados como Ethernet,
CAN, y más opciones de
comunicación.
Soporte para sistemas
operativos en tiempo real
(RTOS), permitiendo el
desarrollo de aplicaciones más
complejas.
2. CARACTERISTICAS TECNICAS
•CPU: •PERIFÉRICOS INTEGRADOS: Dos comparadores analógicos para
Harvard de 8 bits Modulo 2.0 full speed de 12Mbps comparación de señales analógicas.
Conjunto de instrucciones RISC con soporte para comunicación • ADC de 10 bits con hasta 13
Procesador de núcleo único. USB y suministro de energía . canales de entrada analógica.
•MEMORIA: Usart (UART) con soporte para • Temporizadores de 8 y 16 bits
Memoria flash 32KB con capacidad • PUERTOS DE E/S
comunicación serial síncrona y
de reprogramación 33 puertos GPIO configurables
asíncrona.
Memoria RAM de datos estática de
SPI (Interfaz periferia serial) para • CONSUMO DE ENERGIA
2KB
comunicación síncrona. Bajo consumo en modo de
Memoria EEPROM 256bytes para
espera.
almacenamiento no volátil de datos. I2C (Inter-Integrated Circuit) para
Modos de bajo consumo en
•VELOCIDAD DE RELOJ: comunicación serial entre
periodos de inactividad
Velocidad máxima de reloj 48MHz dispositivos integrados.
Corriente de operación típica:
Velocidad mínima con RC 4MHz Modulo PWM con capacidad de
11,5mA a 4MHz y 5V
Velocidad interna de 31kHz a 8MHz hasta 10 bits de resolución.
Corriente de espera típica: 100nA
2. CARACTERISTICAS TECNICAS
•TENSIÓN DE OPERACIÓN •OTRAS CARACTERISTICAS:
4.5V a 5.5V Sistema de protección de
•TEMPERATURA DE memoria mediante códigos de
OPERACIÓN programación
Industrial: -40°C hasta +85°C Probabilidad de programación
Extendida: -40°C hasta en circuito ICSP
+125°C Depuración y monitoreo en
tiempo real mediante
interfaces de depuración
como el depurador PICkit,
MPLAB y REAL ICE
Lenguaje de programación
ensamblador y C.
2. CARACTERISTICAS TECNICAS
3. ARQUITECTURA

1.Arquitectura Harvard: En este tipo de arquitectura, el espacio de memoria está separado


físicamente para las instrucciones y los datos. Esto significa que hay buses de datos y de
direcciones separados para el programa (instrucciones) y para los datos. Esto permite un acceso
simultáneo a la memoria de instrucciones y de datos, lo que puede aumentar el rendimiento del
sistema.
2.Arquitectura Von Neumann: En una arquitectura Von Neumann, no hay una separación
física entre la memoria de instrucciones y la de datos. Ambos tipos de datos comparten el
mismo bus de datos y de direcciones. Esta arquitectura es más simple en diseño y es común en
procesadores de propósito general, pero puede ser menos eficiente en términos de acceso a la

También podría gustarte