トリップス【TRIPS】
TRIPS(とりっぷす)
Trips
TRIPS
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2018/05/29 06:42 UTC 版)
TRIPS
- TRIPS - JTBの客室予約システム
- 知的所有権の貿易関連の側面に関する協定(Agreement on Trade-Related Aspects of Intellectual Property Rights)の略
このページは曖昧さ回避のためのページです。一つの語句が複数の意味・職能を有する場合の水先案内のために、異なる用法を一覧にしてあります。お探しの用語に一番近い記事を選んで下さい。このページへリンクしているページを見つけたら、リンクを適切な項目に張り替えて下さい。 |
TRIPS
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2020/04/17 05:17 UTC 版)
「Explicit Data Graph Execution」の記事における「TRIPS」の解説
テキサス大学オースティン校は、TRIPS と呼ばれるEDGE命令セットアーキテクチャを開発している。EDGEを動作させるCPUのマイクロアーキテクチャを簡略化するため、TRIPSのハイパーブロックに制約を設けている。 最大128命令 最大32のロード/ストア 32のレジスタバンクに対する読み書き ブロックの終端を示す分岐を一つ持つ TRIPSコンパイラは静的に命令をハイパーブロックにまとめるが、ブロックを特定のALUで動作するようにする。TRIPSのプログラムは実行するアーキテクチャの実装に若干の依存が生じる。 2003年、TRIPSのプロトタイプが作成された。これは4x4のグリッドに配置された16個の実行エンジンと、1MBのローカルキャッシュ、転送メモリを備えていた。シングルチップの TRIPS は、カナダでIBMが130 nmプロセスで製造し、上記のグリッドエンジンを二つ、共有のL2キャッシュと様々なサポートシステムを備えていた。このチップ4つと1GバイトのRAMが実験用のドータカードに乗せられていた。 TRIPSチームは最終的な目標をシングルチップで1TFLOPSの性能を持続的に出すことに設定している。これは、2008年におけるハイエンドのCPU性能の約 50 倍に当たる(デュアルコア Xeon 5160は17G FLOPSの性能)。
※この「TRIPS」の解説は、「Explicit Data Graph Execution」の解説の一部です。
「TRIPS」を含む「Explicit Data Graph Execution」の記事については、「Explicit Data Graph Execution」の概要を参照ください。
- Tripsのページへのリンク