Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                
An Entity of Type: Mainframe103711711, from Named Graph: http://dbpedia.org, within Data Space: dbpedia.org

The Hitachi SR2201 was a distributed memory parallel system that was introduced in March 1996 by Hitachi. Its processor, the 150 MHz HARP-1E based on the PA-RISC 1.1 architecture, solved the cache miss penalty by pseudo vector processing (PVP). In PVP, data was loaded by prefetching to a special register bank, bypassing the cache. Each processor had a peak performance of 300 MFLOPS, giving the SR2201 a peak performance of 600 GFLOPS. Up to 2048 RISC processors could be connected via a high-speed three-dimensional crossbar network, which was able to transfer data at 300 MB/s over each link.

Property Value
dbo:abstract
  • The Hitachi SR2201 was a distributed memory parallel system that was introduced in March 1996 by Hitachi. Its processor, the 150 MHz HARP-1E based on the PA-RISC 1.1 architecture, solved the cache miss penalty by pseudo vector processing (PVP). In PVP, data was loaded by prefetching to a special register bank, bypassing the cache. Each processor had a peak performance of 300 MFLOPS, giving the SR2201 a peak performance of 600 GFLOPS. Up to 2048 RISC processors could be connected via a high-speed three-dimensional crossbar network, which was able to transfer data at 300 MB/s over each link. In February 1996, two 1024-node systems were installed at the University of Tokyo and the University of Tsukuba. The latter was extended to the non-commercial CP-PACS system. An upgrade to a 2048-node system, which reached a peak speed of 614 GFLOPS, was completed at the end of September 1996. The CP-PACS was run by the Center for Computational Physics, formed for that purpose. The 1024 processor system of the SR2201 achieved 220.4 GFLOPS on the LINPACK benchmark, which corresponded to 72% of the peak performance. (en)
  • SR2201は、日立のスーパーコンピュータである。日立のウェブページではスーパコンピュータではなく並列コンピュータとしている。 (ja)
  • Hitachi SR2201 - суперкомпьютер с параллельной архитектурой и разделенной памятью, созданный компанией Hitachi в марте 1996 года в Японии. SR2201 - второе поколение распределённых параллельных систем компании Hitachi и развитие предыдущей системы SR2001. В системе использовались проприетарные BiCMOS-процессоры HARP-1E на основе архитектуры PA-RISC версия 1.1 с тактовой частотой 150 МГц и пиковой производительностью 300 Мфлопс, что позволяло SR2201 достигать теоретически пиковой производительности в 600 Гфлопс. Система позволяла соединить вместе до 2048 процессоров с помощью трёхмерной гипер-поперечной сети (3D, hyper crossbar network), обеспечивавшей передачу данных со скоростью 300 Мб/сек в любом направлении. (ru)
dbo:wikiPageExternalLink
dbo:wikiPageID
  • 29591831 (xsd:integer)
dbo:wikiPageLength
  • 2691 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID
  • 1061497607 (xsd:integer)
dbo:wikiPageWikiLink
dbp:title
dbp:wikiPageUsesTemplate
dbp:years
  • June 1996 – November 1996 (en)
dcterms:subject
rdf:type
rdfs:comment
  • SR2201は、日立のスーパーコンピュータである。日立のウェブページではスーパコンピュータではなく並列コンピュータとしている。 (ja)
  • Hitachi SR2201 - суперкомпьютер с параллельной архитектурой и разделенной памятью, созданный компанией Hitachi в марте 1996 года в Японии. SR2201 - второе поколение распределённых параллельных систем компании Hitachi и развитие предыдущей системы SR2001. В системе использовались проприетарные BiCMOS-процессоры HARP-1E на основе архитектуры PA-RISC версия 1.1 с тактовой частотой 150 МГц и пиковой производительностью 300 Мфлопс, что позволяло SR2201 достигать теоретически пиковой производительности в 600 Гфлопс. Система позволяла соединить вместе до 2048 процессоров с помощью трёхмерной гипер-поперечной сети (3D, hyper crossbar network), обеспечивавшей передачу данных со скоростью 300 Мб/сек в любом направлении. (ru)
  • The Hitachi SR2201 was a distributed memory parallel system that was introduced in March 1996 by Hitachi. Its processor, the 150 MHz HARP-1E based on the PA-RISC 1.1 architecture, solved the cache miss penalty by pseudo vector processing (PVP). In PVP, data was loaded by prefetching to a special register bank, bypassing the cache. Each processor had a peak performance of 300 MFLOPS, giving the SR2201 a peak performance of 600 GFLOPS. Up to 2048 RISC processors could be connected via a high-speed three-dimensional crossbar network, which was able to transfer data at 300 MB/s over each link. (en)
rdfs:label
  • Hitachi SR2201 (en)
  • SR2201 (ja)
  • Hitachi SR2201 (ru)
owl:sameAs
prov:wasDerivedFrom
foaf:isPrimaryTopicOf
is dbo:wikiPageRedirects of
is dbo:wikiPageWikiLink of
is foaf:primaryTopic of
Powered by OpenLink Virtuoso    This material is Open Knowledge     W3C Semantic Web Technology     This material is Open Knowledge    Valid XHTML + RDFa
This content was extracted from Wikipedia and is licensed under the Creative Commons Attribution-ShareAlike 3.0 Unported License