Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                

Amplificador Multietapa III

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 6

Universidad Santo Tomas, Colombia, Bogot, Circuitos II, Septiembre de 2012

AMPLIFICADORES EN FRECUENCIA
Serna T, Lizeth. Roncancio Q. Gina. Ingeniera de Telecomunicaciones Resumen En este laboratorio se realizo el diseo de un amplificador multietapa teniendo en cuenta las restricciones de frecuencia que se pedan en la practica por medio de clculos para hallar los valores de cada componente, una vez diseado el circuito se procedi a simular este en orcad para confirmar los clculos realizados y as poder continuar con la realizacin del montaje, al realizar el montaje se analizo y se comparo la seal generada en el montaje por medio de un generador y un osciloscopio, con la seal generada en la simulacin de orcad. Trminos Relevantes: Amplificador multietapa, frecuencia, guanacia, transistor. I. OBJETIVOS General: - Disear un amplificador de tensin, teniendo en cuenta las restricciones de funcionamiento en frecuencia que debe ser inferior a 120Hz y la superior de 1MHz, con una ganancia de y con una carga de . Especficos: - Realizar los clculos deseados como la impedancia de entrada, valores de resistencia entre otros para disear el amplificador multietapa. - Comparar dichos resultados con la simulacin del circuito realizada en OrCad. - Realizar los anlisis del comportamiento de los condensadores en acoples y desacoples. I. INTRODUCCIN Un amplificador multietapa son la conexin de dos Los transistores tienen tres regiones dopadas. La regin del emisor, la de la base y la regin de colector. de un condensador a lo que llamamos acoplamiento capacitivo donde esta unin nos permite obtener una mayor ganancia de tensin. Dentro de su estructura podemos distinguir 3 partes: etapa de entra, de salida y etapas intermedias. Hay que tener en cuenta que hay que utilizar la salida de la primera entrada para la entrada de la segunda y as sucesivamente. No es necesario que las diferentes etapas tengan la misma ganancia de tensin y de corriente. Formulas para el diseo del amplificador multietapa donde nos dan , Resistencia de carga , voltaje de entrada mximo (Seal), frecuencia inferior y superior de operacin y la ganancia: ( )

Amplificador Multietapa

electrnico de estado amplificar seales.

slido

capaz

de

II. Procedimientos, Resultados y Observaciones A. Procedimientos Se realizo los clculos correspondientes para hallar los valores de cada elemento del circuito para ello se tubo en cuenta las formulas vistas en clase. La ganancia que se peda para el amplificador multietapa era de ademas tenia un carga de una frecuencia inferior de 120 Hz y una superior de 1Mhz. Como la ganancia era muy alta se decidi utilizar tres etapas en el amplificador la primer etapa con una ganancia de 7 la segunda con una ganancia de 5 El diseo de un amplificador no permite encontrar las caractersticas deseadas en una sola etapa, por esto disear un amplificador multietapa en donde la ganancia de cada uno es necesario para otro. Parra el diseo de este utilizamos transistores BJT 2N2222 que tienen tres regiones dopadas. La regin del emisor, la de la base y la regin de colector. La polarizacin del transistor depende de una configuracin determinada. Esta configuracin permite tener un grado de estabilidad mayor ante cambio externos que afecten el funcionamiento del transistor. Uno de estos cambios externos es la Temperatura, el mayor enemigo de este elemento. La configuracin polarizacin por divisin de voltaje es la que nos da un mayor grado de estabilidad ante estos cambios. El transistor BJT (Bipolar Junction Transistor) tambin llamado de unin bipolar es un elemento y la tercera una ganancia de 4 para la realizacin de los clculos de todo el amplificador fue necesario comenzar de la ultima etapa a la primera ya que el valor de la carga es el valor de la resistencia de RL. El valor de vcc que le decidimos dar fue de 12v.

B. Resultados y Simulaciones Etapa 3(Ganancia 4) Desarrollo:

En este diseo tomaremos Entonces

Amplificador Multietapa

Para comenzar es necesario hallar siguiente formula: ( )

con la

Esta Zent ser el RL de la siguiente etapa puesto que la resistencia de salida de una etapa va ser la resistencia de salida de la siguiente. Este mismo procedimiento se repite en la etapa 2 y 1 alternando los valores de RL y las ganancias que se le quiere dar cada etapa: Etapa 2(Ganancia 5) Desarrollo:

Despus comenzamos a utilizar los valores obtenidos para hallar los dems elemento como se vera a continuacin:

En este diseo tomaremos (Es necesario que resistencia emisor) sea mucho menor que la

Amplificador Multietapa

Etapa 1(Ganancia 7) Desarrollo:

Para hallar los condensadores utilizaremos las formulas dadas en clase en donde por cada etapa se hallara dos condensadores en de la base y el del colector en caso de que el condensador este en medio de dos etapas se hallara ambos es decir el del colector de una etapa y el de la base de la otra y se pondr el mayor as:

En este diseo tomaremos ( ) Condensadores etapa 1

Condensadores etapa 2

Condensadores etapa 3

SIMULACIONES EN ORCAD Para comprobar los resultados obtenido simulamos los montajes etapa por etapa y

Amplificador Multietapa

circuito completo y miramos la ganancia de cada grafica de entra sobre salida. Etapa 1(Ganancia 7)

Etapa 3(Ganancia 4)

R6 17.52k V5 12Vdc R22 50 C2 9.14u Q2

R7 4.5k C3 2.2u Q2N2222


V+ R10

R2 7.79k

R3 2.07k C4
V6 VOFF = 0 VAMPL = 0.01 FREQ = 120Hz
V+

1.5k

V-

R8 1.6k
V-

R9 281.25

V2 12Vdc

R1 50

C1 16u

Q1

10u Q2N2222 R11 1.03k

V1 VOFF = 0 VAMPL = 0.01 FREQ = 1k R4 1.03k R5 98.58

Figura 5. Simulacin 3ra etapa

Figura 1. Simulacin 1ra etapa

Figura 6. Grfica de voltaje de entrada Vs voltaje de salida 3ra etapa Figura 2. Grfica de voltaje de entrada Vs voltaje de salida 1ra etapa

Amplificador Multietapa (Ganancia 140)


V10 12 Rh 2989 C20 Q5 2u Q2N2222 Rk 1680 Rg Rb 898
V-

Etapa 2(Ganancia 5)
0

Ra 7.79k Rf C10 50 V1 VOFF = 0 VAMPL = 0.01 FREQ = 1k


V+

Ro 2071

Rn 11627 C15 12u

Rj 17.52k

Rl 4.5k C25 Q6 10u RLF


V+

Q4

Q2N2222

1.5k

16u Q2N2222 Ri 199

Rm 281.25

V-

Rp 172

1138.2

0 0

R6 11.6k V5 12Vdc R22 50 C2 12u Q2

R7 2.9k C3 3u Q2N2222
V+ R10

Figura 7. Simulacin del Amplificador Multietapa

1.4k V6 VOFF = 0 VAMPL = 0.01 FREQ = 120Hz


V+ V-

R8 1.13k
V-

R9 199.2

Figura 2. Simulacin 2da etapa Figura 8. Grfica de voltaje de entrada Vs voltaje de salida del multietapa

Al simular en orcad encontramos los valores de ganancia buscado sin embargo existe un margen de error.
Figura 2. Grfica de voltaje de entrada Vs voltaje de salida 2da etapa

Amplificador Multietapa

Al llevar a cabo las mediciones en el montaje encontramos que la ganancia de el circuito disminuyo por lo tanto la ganancia que muestra en el osciloscopio fue mucho mas pequea que la simulada en orcad. III. CONCLUSIONES Al disear (o utilizar) amplificadores multietapa, se debe de iniciar en la salida y se contina hacia la entrada, es decir, calcular la ganancia de una etapa, que est dada por la carga dada y al crearlo en casca nos garantizo un mejor comportamiento del circuitos y una amplificacin mas exacta. El resultado de los clculos de dichos capacitores es importante ya que esta ser la respuesta en frecuencia que tengan stos con respecto a la impedancia entre cada etapa de amplificacin Al variar el capacitor de la salida afecta a la seal de salida y de entrada del circuito por que entre ms grande sea el condensador mayores sern estas salidas pero menor ser la ganancia total. Tambin si variamos los valores de Rc y Re la seal varia su frecuencia y su periodo, REFERENCIAS [1] Principios de Electrnica Albert Marlvino y David J. Bates. [2] Electrnica Principios y Aplicaciones Charles A. Schuler [3] Electrnica: Teora de circuitos y dispositivos electrnicos - Robert L. Boylestad y Louis Nashelsky [4] Dispositivos electrnicos Thomas Floyd [5] Fundamentos de Electrnica analgica J. Esp Lpez, G. Camps Valls y J. Muos Mar.

AUTORES Gina Roncancio Quintana - 2112415 Lizeth Serna Torres - 2112957

También podría gustarte