Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                

Fase1 - Grupo 299008 - 2

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 12

UNIVERSIDAD NACIONAL ABIERTA Y/A DISTANCIA

ESCUELA DE CIENCIA BSICAS TECNOLOGA E INGENIERAS


PROGRAMAS INGENIERA ELECTRNICA Y TELECOMUNICACIONES

Carlos Eduardo Moreno Mancera 79063.79


Diego Alberto Serrano-79.922.713
Wilson Bernardo Pulido
Juan Pablo Torres
Ferney Elas Urrego
No. Grupo 299008_2

SIMULACIN Y DISEO DE LAYOUT DE LA COMPUERTA CMOS NAND - FASE 1


MICROELECTRNICA 299008
2016 IV Octubre 13 de 2016

UNIVERSIDAD NACIONAL ABIERTA Y/A DISTANCIA


ESCUELA DE CIENCIA BSICAS TECNOLOGA E INGENIERAS
PROGRAMAS INGENIERA ELECTRNICA Y TELECOMUNICACIONES

RESUMEN
TABLA DE CONTENIDO
ASPECTOS IMPORTANTES Y RELEVANTES DE LAS LECTURAS

DISCUSIN DEL CASO DE ESTUDIO


RETROALIMENTACIONES DE LOS COMPAEROS
CONCLUSIONES

REFERENCIAS BIBLIOGRFICAS (APA)

UNIVERSIDAD NACIONAL ABIERTA Y/A DISTANCIA


ESCUELA DE CIENCIA BSICAS TECNOLOGA E INGENIERAS
PROGRAMAS INGENIERA ELECTRNICA Y TELECOMUNICACIONES

La puerta NAND, compuerta NAND o NOT AND es


INPUT

una puerta lgica que produce una salida falsa


solamente si todas sus entradas son verdaderas; por

OUTPUT

A NAND B

lo tanto, su salida es complemento a la de la puerta


AND. Se comporta de acuerdo a la tabla de verdad
mostrada a la derecha. Cuando todas sus entradas

estn en 1 (uno) o en ALTA, su salida est en 0 o en


BAJA, mientras que cuando una sola de sus entradas
o ambas, estn en 0 o en BAJA, su SALIDA va a estar
en 1 o en ALTA

UNIVERSIDAD NACIONAL ABIERTA Y/A DISTANCIA


ESCUELA DE CIENCIA BSICAS TECNOLOGA E INGENIERAS
PROGRAMAS INGENIERA ELECTRNICA Y TELECOMUNICACIONES

Se puede ver claramente que la salida X solamente


es "0" (0 lgico, nivel bajo), cuando, tanto la
entrada A como la entrada B estn en "1". En otras
palabras la salida X es igual a 0 cuando la entrada A
y la entrada B son 1.
La puerta NAND es significativa debido a que
cualquier funcin booleana se puede implementar
mediante el uso de una combinacin de puertas
NAND. Esta propiedad se llama integridad
funcional. Los sistemas digitales que emplean
ciertos circuitos lgicos se aprovechan de integridad
funcional de NAND.

UNIVERSIDAD NACIONAL ABIERTA Y/A DISTANCIA


ESCUELA DE CIENCIA BSICAS TECNOLOGA E INGENIERAS
PROGRAMAS INGENIERA ELECTRNICA Y TELECOMUNICACIONES

Las puertas NAND son puertas lgicas bsicas, y como tales son reconocidas en CI TTL y CMOS. La
serie 4000 estndar del CI CMOS es el 4011, que incluye cuatro puertas NAND independientes de dos
entradas cada una.

Estos dispositivos estn disponibles en la mayora de los fabricantes de semiconductores como


Fairchild Semiconductor, Philips o Texas Instruments. Normalmente, estos estn disponibles tanto en el
orificio pasante de los formatos DIL y SOIC.
La puerta NAND tiene la propiedad de completitud funcional. Es decir, se puede implementar cualquier
otra funcin lgica (AND, OR, etc) utilizando solo puertas NAND. Todo un procesador puede ser creado
usando solamente puertas NAND. Al igual que en los en los circuitos integrados TTL utilizando
transistores de emisor mltiple, se requiere un menor nmero de transistores que una puerta NOR

UNIVERSIDAD NACIONAL ABIERTA Y/A DISTANCIA


ESCUELA DE CIENCIA BSICAS TECNOLOGA E INGENIERAS
PROGRAMAS INGENIERA ELECTRNICA Y TELECOMUNICACIONES
DISEO DE COMPUERTA NAND EN DSCH Y MICROWIND
SIMULACION

UNIVERSIDAD NACIONAL ABIERTA Y/A DISTANCIA


ESCUELA DE CIENCIA BSICAS TECNOLOGA E INGENIERAS
PROGRAMAS INGENIERA ELECTRNICA Y TELECOMUNICACIONES

UNIVERSIDAD NACIONAL ABIERTA Y/A DISTANCIA


ESCUELA DE CIENCIA BSICAS TECNOLOGA E INGENIERAS
PROGRAMAS INGENIERA ELECTRNICA Y TELECOMUNICACIONES

UNIVERSIDAD NACIONAL ABIERTA Y/A DISTANCIA


ESCUELA DE CIENCIA BSICAS TECNOLOGA E INGENIERAS
PROGRAMAS INGENIERA ELECTRNICA Y TELECOMUNICACIONES

UNIVERSIDAD NACIONAL ABIERTA Y/A DISTANCIA


ESCUELA DE CIENCIA BSICAS TECNOLOGA E INGENIERAS
PROGRAMAS INGENIERA ELECTRNICA Y TELECOMUNICACIONES

UNIVERSIDAD NACIONAL ABIERTA Y/A DISTANCIA


ESCUELA DE CIENCIA BSICAS TECNOLOGA E INGENIERAS
PROGRAMAS INGENIERA ELECTRNICA Y TELECOMUNICACIONES
CONCLUSIONES
Se logr comprender el funcionamiento de una compuerta NAND gracias a la simulacin realizada por
el software recomendado para llevar a cabo el curso. Microwind y DSCH
Se adquiri nuevos conocimientos en base a la creacin de Blogs y el cmo publicarlos en la
plataforma WiX
CMOS (Complementary Metal Oxide Semiconductor (Semiconductor complementario del xido de
metal), es una tecnologa utilizada para crear circuitos integrados, como pueden ser compuertas
lgicas, contadores; la cual consiste bsicamente en dos transistores, uno PFET y otro NFET. De esta
configuracin resulta el nombre. Los chips CMOS consumen menos potencia que aquellos que
usan otro tipo de transistor.
Para el xito de esta Fase del curso fue importante adquirir habilidades a nivel de conocimiento
del comportamiento de compuertas lgicas las cuales se basan en el desarrollo de la tecnologa
CMOS.

UNIVERSIDAD NACIONAL ABIERTA Y/A DISTANCIA


ESCUELA DE CIENCIA BSICAS TECNOLOGA E INGENIERAS
PROGRAMAS INGENIERA ELECTRNICA Y TELECOMUNICACIONES
REFERENCIAS BIBLIOGRFICAS

Robayo, F. (2009). Introduccin a la Microelectrnica y Procesos de Fabricacin. Bogot D.C.: Universidad


Nacional Abierta y/a Distancia. Disponible
en:http://datateca.unad.edu.co/contenidos/299008/299008_AVA/Entorno_de_Conocimiento/Unidad_1
/Introduccion_a_la_Electronica_y_procesos
Alvarado, P. (2006). Introduccin a la fabricacin de Circuitos Integrados. Recuperado el, 2., consultado el
08/10/2015, disponible en: http://palvarado.ietec.org/LabActivos/Fabricacion_Chips_061009.pdf

También podría gustarte