Generador de Señales v2.0
Generador de Señales v2.0
Generador de Señales v2.0
CURSO:
ANALISIS DE CIRCUITOS ELECTRICOS
DOCENTE:
ING.RUBEN MATHEOS HERRERA
ELABORADO POR:
CONDE LABRA, HENRY DACYANO
HUANCA CHALLANCA, EFRAIN
SANTOS APAZA, YORDY
VARGAS HUILLCA, FERNANDO
FECHA:
AREQUIPA 21 DE JULIO DEL 2017
INDICE
RESUMEN ...................................................... 3
I.INTRODUCCION .......................................... 1
II.OBJETIVOS ................................................. 2
V.METODOLOGIA ........................................ 12
VII.CONCLUSIONES .................................... 16
VIII.RECOMENDACIONES .......................... 17
IX.REFERENCIAS ........................................ 17
ANEXOS ...........................................................
RESUMEN
1
II.OBJETIVOS
1. Objetivo General
2. Objetivos Específicos
III.LIMITACIONES:
2
No se tuvo acceso a un osciloscopio por lo que tuvimos que
prestarnos un osciloscopio de la escuela.
IV.MARCO TEORICO:
Amplificador operacional
3
1.- Alta impedancia de entrada.
4
encuentran transistores en cascada, con la fuente y el
drenador en cortocircuito.
2. Espejos de corriente: Se limitan a recoger la corriente
del primer bloque, reflejarla y repartirla entre las distintas
etapas. En general, son espejos simples con escalado
(Área de base-emisor en bipolares, anchura y longitud en
CMOS) o espejos Widlar si se buscan corrientes muy
pequeñas.
3. Etapa de entrada: Siempre es un par diferencial. En
tecnologías bipolares, se debe intentar minimizar la
corriente de polarización de la entrada, que coincide con
la corriente de base de cada transistor del par diferencial.
Para ello se disminuye considerablemente la corriente de
alimentación del par (generalmente, con un espejo
Widlar), se usan pares Darlington o CC-CE, transistores
de altísima ganancia, o se incorporan estructuras que
polarizan la base sin exigir a la entrada que suministre
corriente. En dispositivos CMOS no existe este problema.
En general, se suele utilizar como carga resistencias: Bien
simples, bien dentro de espejos con degeneración de
emisor. La adición de resistencias permite insertar un
potenciómetro externo de rama a rama del par para
minimizar la tensión de offset del par.
4. Etapa de ganancia: Existen dos opciones: Un par
diferencial, sin las restricciones de alimentación de la
etapa de entrada, o un simple par CC-CE en dispositivos
bipolares. Sin embargo, siempre existe un condensador
CC colocado entre la entrada y la salida de esta etapa. El
5
objetivo es estabilizar el amplificador operacional
introduciendo un polo a bajas frecuencias.
Amplificador diferencial
6
proporcionando una salida Vs que no está influida (en pequeña
medida) por cualquier tensión común a las señales de entrada.
8
A la vista del circuito anterior vamos a suponer dos caso con
entradas distintas y realizaremos el estudio teórico de lo que
sucede en el circuito:a) Suponemos:
Comparador
9
Diferencias entre Amplificador Operacional y
Comparadores
10
Condensador o Capacitor
11
V.METODOLOGIA
Materiales:
Un osciloscopio
Una fuente regulable
Una batería de 9V
Un protoboard
4 Op-amp LM741
5 resistencias de 10kohm
5 resistencias de 100kohm
2 resistencias de 27kohm
2 capacitores de 1 uf
1 capacitor de 2.2 uf
Muchos conectores
PROCEDIMIENTO
12
VI. RESULTADOS
Señal Cuadrada
Señal triangular:
13
Señal seno:
14
Circuito Utilizado
15
Circuito Armado en Placa:
VII.CONCLUSIONES
16
VIII.RECOMENDACIONES
IX.REFERENCIAS
17
ANEXOS
ANEXO 1
En el software Proteus 8 Professional , diseñamos el circuito .
ANEXO 2
Circuito armado en un protoboard.
ANEXO 3
Diseño PCB de la placa
ANEXO 4
Instrumento utilizados para soldar en la placa
ANEXO 5
Placa y Protoboard
ANEXO 6
Osciloscopio y Fuente regulable
Anexo 7
Señal cuadrada generada en el osciloscopio
Anexo 8
Señal triangular generada en el osciloscopio
ANEXO 9
Señal senoidal generada en el osciloscopio