Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                

Diagrama de Bloques

Descargar como doc, pdf o txt
Descargar como doc, pdf o txt
Está en la página 1de 11

TEORIA DE REDES II

Diagramas de Bloques

Los diagramas de bloques se pueden desarrollar por simple inspección, para ello se debe tener en
cuenta la Ley de Omh, LKV, LKC y algunas propiedades y relaciones que existe en cada uno de los
elementos.

Notemos que las resultantes (flechas) de cada operador son señales, tales como corrientes o
tensiones. Los operadores hacen de relación entre la entrada y salida de cada bloque (cuadrados).

Ejercicios

1.- Obtenga en Diagrama de Bloques del circuito de la figura 1, considere como entrada la fuente
V (t ) y como salida la tensión en el Condensador. No existen condiciones iniciales.

Figura 1
Solución:

Primero llevamos el circuito al dominio de Laplace, por lo que resultaría:

Luego se determina el Diagrama de Bloques:

El Diagrama de bloques fue desarrollado con las siguientes ecuaciones del circuito de Laplace:

Pontificia Universidad Católica de Valparaíso - Escuela de Ingeniería Eléctrica


1º E ( s )  V R  VC  E ( s )  VC  V R
VR
2º VR  I  R  I
R
1
3º VC  I 
sC

2.- Obtenga en Diagrama de Bloques del circuito de la figura 2, considere como entrada la fuente
V (t ) y como salida la tensión en el Condensador. No existen condiciones iniciales.

Figura 2

Solución:

Primero llevamos el circuito al dominio de Laplace, por lo que resultaría:

Luego se determina el Diagrama de Bloques:

El Diagrama de bloques fue desarrollado con las siguientes ecuaciones del circuito de Laplace:

Pontificia Universidad Católica de Valparaíso - Escuela de Ingeniería Eléctrica


1º V S ( s )  V R1  V L  VR1  VS ( s )  V L
1
2º V R1  I 1  R1  I 1  V R1 
R1
3º I1  I 2  I L  I L  I1  I 2

4º VL  I L  sL

5º V L  V R 2  VC  V R 2  V L  VC
1
6º V R 2  I 2  R2  I 2  VR 2 
R2
1
7º Vc  I 2 
sC

Ejercicios propuestos:

Determinar los diagramas de bloques para los siguientes circuitos:

3.-

Pontificia Universidad Católica de Valparaíso - Escuela de Ingeniería Eléctrica


Ayudantía de Teoría de Redes II
Diagramas de Bloques

Entrada : V (s )
Salida : i2
I (0)  I 0
V ( 0)  V 0

Pontificia Universidad Católica de Valparaíso - Escuela de Ingeniería Eléctrica


Ayudantía de Teoría de Redes II
Diagramas de Bloques

4.-

Pontificia Universidad Católica de Valparaíso - Escuela de Ingeniería Eléctrica


Ayudantía de Teoría de Redes II
Diagramas de Bloques

Entrada : V (s )
Salida : VL
No existen condiciones
iniciales.

Pontificia Universidad Católica de Valparaíso - Escuela de Ingeniería Eléctrica


Ayudantía de Teoría de Redes II
Diagramas de Bloques

5.-

Pontificia Universidad Católica de Valparaíso - Escuela de Ingeniería Eléctrica


Ayudantía de Teoría de Redes II
Diagramas de Bloques

Entrada :
V (s )
Salida : VC
I (0)  I 0
V ( 0)  V 0

Pontificia Universidad Católica de Valparaíso - Escuela de Ingeniería Eléctrica


Ayudantía de Teoría de Redes II
Diagramas de Bloques

6.-

Pontificia Universidad Católica de Valparaíso - Escuela de Ingeniería Eléctrica


Ayudantía de Teoría de Redes II
Diagramas de Bloques

Entrada : V (s )
Salida : VL
No existen
condiciones iniciales.

Pontificia Universidad Católica de Valparaíso - Escuela de Ingeniería Eléctrica

También podría gustarte