Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                

Consulta Fan Out, Margen de Ruido, TTL Cmos

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 4

UNIVERSIDAD DE LAS FUERZAS ARMADAS

ESPE-L
Nombre: Periodo: Carrera:
Kevin Muyón R, Septiembre 2019 - Febrero 2019 Electrónica e
instrumentación
Curso: Sexto nivel Asignatura: Diseño VLSI Fecha: 19/09/2019

Tema:

 Fan out de las familias TTL, CMOS, ECL


 Como calcular el margen de ruido DC
 Formas de conectar las familias TTL y CMOS en una misma aplicación

Fan out de las familias TTL, CMOS, ECL


Fan out: Capacidad que tiene un circuito lógico para conectar varias entradas a la misma salida.

 TTL
TTL estándar fan out =10
TTL 74L fan out =10
TTL schottky de baja potencia (LS) = 20

 CMOS
CMOS 74HC fan out = 100
Fairchild 4000B CMOS = 50

 ECL
ECL estándar fan out = 25
Si además nos encontramos con que el fabricante no nos proporciona el FAN OUT podemos
calcularlo como:
FAN OUT = IOL máx / IIL máx
Donde IOL e IIL son las corrientes de salida y entrada mínimas de puerta.
Como calcular el margen de ruido DC
Margen de ruido: es el máximo voltaje de ruido adicionado a una señal de entrada de un circuito
digital de modo que no cause un cambio indeseable en la salida del circuito.

Ilustración 1 márgenes de ruido

Margen de ruido para el nivel bajo = VIL máx - VOL máx

Margen de ruido para el nivel alto = VOH min - VIH min

Formas de conectar las familias TTL y CMOS en una misma aplicación.


Existen situaciones donde se hace necesario interconectar dispositivos pertenecientes a diferentes
familias lógicas con el fin de aprovechar las ventajas que cada tecnología ofrece. Para que esta
interconexión sea eficiente, deben conocerse las características de entrada y de salida de las familias
lógicas comprometidas. Cada familia lógica interpreta de manera diferente un nivel alto o bajo de
voltaje y tiene sus propios requisitos de corriente de entrada y de salida. Por esta razón, dos familias
lógicas no se pueden conectar directamente: necesitan de una interface que las comunique y acople
sus características de voltaje y corriente.

 Interface TTL estándar a CMOS con resistencia


La resistencia R acopla los niveles de voltaje de ambas familias. Su valor fluctúa entre 330 Ω y 15
KΩ. Un valor típico es de 1 KΩ
 Interface TTL a CMOS con 74HCT34.
Los dispositivos de la familia 74HCT se diseñaron específicamente para interfazar dispositivos TTL
a CMOS.

 Interface de TTL a CMOS con colector abierto.


Este método emplea una salida de TTL de colector abierto de alto voltaje conectada a la entrada
CMOS a través de una resistencia de pull-up. Este método es muy apropiado para muchas
aplicaciones, pero presenta el inconveniente de ser muy susceptible al ruido.

 Interface básica de TTL a CMOS con transistor.


Una solución más adecuada es emplear un transistor de propósito general conectado en la
configuración de emisor común. El transistor y las resistencias R1 y R2 desplazan los niveles 32
necesarios para operar los niveles de voltaje de la salida TTL, a los valores necesarios para operar la
entrada CMOS.

 Interface de CMOS a TTL-LS con resistencia.


Esta interface es una forma muy sencilla de conectar una salida CMOS a una entrada TTLLS. El
diodo D bloquea el voltaje procedente de la salida CMOS cuando esta última está en el estado alto.
La resistencia R hace alta la entrada TTL cuando el diodo queda inversamente polarizado. Se
emplea un diodo de germanio para mejorar la inmunidad al ruido.

Bibliografia

 http://www.globalelectronica.cl/Noticias/2016%2008%2011/FAMILIAS
%20LOGICAS.pdf
 https://www.rfwireless-world.com/Terminology/Difference-between-TTL-ECL-
CMOS.html
 http://quegrande.org/apuntes/grado/1G/TEG/teoria/10-11/tema_8_-
_introduccion_a_los_circuitos_digitales.pdf
 https://es.slideshare.net/gregoriocrescenzi/familias-lgicas-digitales
 https://www.uv.es/marinjl/electro/digital2.html

También podría gustarte