Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                

Consulta PDF

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 8

CONSULTA

NOMBRE: ETHETSON DAMIAN PINEDA MOROCHO

FECHA: 26 DE NOVIEMBRE DEL 2014

SIMPLIFICACION DE CIRCUITOS LOGICOS

Una vez que se obtiene la expresión para un circuito lógico, podemos reducirla a una
forma más simple que contenga menos términos, o menos variables en uno o más
términos. Así, la nueva expresión puede utilizarse para implementar un circuito
equivalente al circuito original, pero que contenga menos compuertas y conexiones.
Para ilustrar esto, el circuito de la figura 1 (a) puede simplificarse para producir el
circuito de la figura 1 (b). Ambos circuitos realizan la misma lógica, por lo que debe ser
obvio que el más simple es más conveniente, ya que contiene menos compuertas y, por
lo tanto, será más pequeño y económico que el original. Lo que es más, la confiabilidad
del circuito aumentará, ya que hay menos interconexiones que pueden provocar fallas
potenciales en el circuito.

FIGURA 1

Para simplificar los circuitos lógicos tenemos dos métodos. Uno de ellos utiliza los
teoremas de álgebra booleana, depende mucho de la inspiración y la experiencia. El otro
método (mapeo de Karnaugh) tiene un enfoque sistemático, paso a paso.

SIMPLIFICACION ALGEBRAICA

Podemos utilizar los teoremas de álgebra booleana para que nos ayuden a simplificar la
expresión para un circuito lógico. Desafortunadamente, no siempre es obvio cuáles
teoremas deben aplicarse para producir

DISEÑO DE CIRCUITOS LOGICOS COMBINACIONALES


Cuando se da el nivel de salida deseado de un circuito lógico para todas las posibles
condiciones de entrada, los resultados pueden mostrarse de manera conveniente en
una tabla de verdad. La expresión booleana para el circuito requerido puede entonces
derivarse de la tabla de verdad. Por ejemplo, considere la figura 2 (a), en donde se
muestra la tabla de verdad para un circuito que tiene dos entradas A y B, y la salida x. La
tabla muestra que la salida x estará en el nivel 1 sólo para el caso en el que A = O y B =
1.Ahora lo que resta es determinar qué circuito lógico producirá esta operación
deseada. Debería ser evidente que una de las posibles soluciones es la que se muestra
en la figura 4-4(b). Aquí se utiliza una compuerta AND con las entradas A y B, de manera
que x = A.B. Es obvio que x será 1 sólo si ambas entradas de la compuerta AND son 1, a
saber, A = 1 (lo cual significa que A = O) y B = 1.Para todos los demás valores de A y B, la
salida x será O.

FIGURA 2

PROCEDIMIENTO COMPLETO DE DISEÑO

Cualquier problema lógico puede resolverse mediante el uso del siguiente


procedimiento:

1. Interprete el problema y establezca una tabla de verdad para describir su operación.

2. Escriba el término AND (producto) para cada caso en el que la salida sea 1.

3. Escriba la expresión de suma de productos (SOP) para la salida.

4. Simplifique la expresión de salida, si es posible.

5. Implemente el circuito para la expresión final simplificada.

MÉTODO DE MAPAS DE KARNAUGH


El mapa de Karnaugh (mapa K) es una herramienta gráfica que se utiliza para simplificar
una ecuación lógica o convertir una tabla de verdad en su correspondiente circuito
lógico mediante un proceso simple y ordenado. Aunque un mapa K puede usarse para
problemas en los que se involucre cualquier número de variables de entrada, su utilidad
práctica está limitada a cinco o seis variables, los problemas con cinco o más entradas
son demasiado complicados y se resuelven mejor mediante el uso de un programa de
computadora.

Proceso completo de simplificación

Se puede utilizar el agrupamiento de pares, cuádruples y octetos en un mapa K para


obtener una expresión simplificada. Podemos resumir la regla para los agrupamientos
de cualquier tamaño, de la siguiente manera:

Cuando una variable aparece tanto en su forma complementada como no


complementada dentro de un grupo, esa variable se elimina de la expresión. Las
variables que son iguales para todas las casillas del grupo deben aparecer en la expresión
final.

Debe quedar claro que un agrupamiento mayor de 1s elimina más variables.

Para ser exacto, un agrupamiento de dos elimina una variable, un agrupamiento de


cuatro elimina dos variables y un agrupamiento de ocho elimina tres. Ahora utilizaremos
este principio para obtener una expresión lógica simplificada a partir de un mapa K que
contenga cualquier combinación de 1s y Os.

Primero describiremos el procedimiento y después lo aplicaremos en varios ejemplos.


Los siguientes pasos son el procedimiento mediante el uso del método del mapa K, para
simplificar una expresión booleana:

Paso 1 Construya el mapa K y coloque 1s en las casillas que correspondan a los 1s en la


tabla de verdad. Coloque Os en las demás casillas.

Paso 2 Examine el mapa en busca de 1s adyacentes y marque los que no sean adyacentes
con cualquier otro 1. A éstos se les conoce como 1s aislados.

Paso 3 A continuación busque los 1s que sean adyacentes sólo con otro 1. Agrupe
cualquier par que contenga este tipo de 1s.

Paso 4 Agrupe cualquier octeto, aún y cuando contenga algunos 1s que ya se hayan
agrupado.

Paso 5 Agrupe cualquier cuádruple que contenga uno o más 1s que no se hayan
agrupado ya, asegurándose de utilizar el número mínimo de grupos.

Paso 6 Agrupe cualquier par necesario para incluir todos los 1 que no se hayan agrupado
todavía, asegurándose de utilizar el número mínimo de agrupamientos.
Paso 7 Forme la suma OR de todos los términos generados, uno por cada grupo.

EJEMPLO.

FIGURA 4 -15
CARACTERISITICAS Y FALLAS DE CIRCUITOS DIGITALES.

CARACTERISTICAS BÁSICAS DE LOS CIS DIGITALES

Los Cls digitales son una colección de resistencias, diodos y transistores fabricados en
una sola pieza de material semiconductor (por lo general, silicio), al cual se le conoce
como sustrato, que por lo común se le denomina chip. El chip está encerrado en un
encapsulado de plástico o cerámica protectora del cual salen terminales para conectar
el Cl con otros dispositivos. Uno de los tipos más comunes es el encapsulado dual en
línea (DIP).

El DIP que se muestra en la figura es un encapsulado de 14 terminales que mide 0.75


pulg por 0.25 pulg; también se utilizan encapsulados de 16, 20, 24, 28, 40 y 64
terminales.

La figura 4 (c) muestra que el chip de silicio es mucho más pequeño que el DIP ó por lo
general, es de 0.05 pulgadas cuadradas. El chip de silicio se conecta a las terminales del
DIP mediante alambres muy finos [con diámetro de una milésima de pulgada (1 mil)].

El DIP es tal vez el encapsulado de Cl digital más común que se encuentra en el equipo
digital antiguo, pero actualmente se han hecho más populares otros tipos de
encapsulados. El Cl que se muestra en la figura 4 (d) es sólo uno de los muchos
encapsulados comunes en los circuitos digitales modernos. Este tipo específico utiliza
puntas en forma de J que se encorvan por debajo del Cl.

Figura 4

A menudo los CIs digitales se clasifican de acuerdo con la complejidad de sus circuitos,
con base en el número de compuertas lógicas equivalentes en el sustrato.

En la actualidad existen seis niveles de complejidad que, por lo común, se define como
se muestra en la tabla siguiente
Características importantes que se debe tomar en cuenta en los circuitos lógicos:

- Alimentación y tierra.

- Intervalos de voltaje de niveles lógicos.

- Entradas desconectadas o flotantes.

- Diagramas de conexión de circuitos lógicos.

Fallas de circuitos lógicos

Existen tres pasos básicos para corregir un circuito o sistema digital que tenga una falla:

1. Detección de fallas. Observe la operación del circuito/sistema y compárela con la


operación correcta esperada.

2. Aislamiento de fallas. Realice pruebas y mediciones para aislar la falla.

3. Corrección de fallas. Sustituya el componente defectuoso, repare la conexión


defectuosa, elimine el corto, o realice la acción pertinente. Aunque estos pasos pueden
parecer bastante obvios y simples, el procedimiento real de diagnóstico de fallas que se
siga dependerá en gran parte del tipo y la complejidad del circuito, y de los tipos de
herramientas de diagnóstico de fallas y de la documentación disponible.

Para los análisis y ejercicios sobre diagnóstico de fallas que realizaremos en este libro,
supondremos que el técnico de diagnóstico de fallas tiene a su disposición las
herramientas básicas para este propósito: sonda lógica, osciloscopio y generador de
pulsos lógico. Desde luego que la herramienta de diagnóstico de fallas más importante
y efectiva es el técnico, y ésa es la herramienta que esperamos desarrollar mediante la
presentación de los principios y las técnicas de diagnóstico de fallas, ejemplos y
problemas

Las fallas internas más comunes en los CIs digitales son:

1. Fallas en los circuitos internos.


2. Entradas o salidas cortocircuitadas a tierra o a VCC

3. Entradas o salidas sin conectar (circuito abierto).

4. Corto entre dos terminales (que no sean tierra ni VCC).


Fallas externas

Hemos visto cómo reconocer los efectos de diversas fallas internas para los CIs digitales.
Hay muchas cosas más que pueden salir mal y que son externas para los CIs; en esta
sección describiremos las más comunes.

1. Líneas de señal abiertas.

2. Líneas de señal en corto.

3. Fuente de alimentación defectuosa.

4. Carga de salida.

DISPOSITIVOS PROGRAMABLES

Los dispositivos lógicos programables permiten automatizar la mayoría de estos


tediosos pasos mediante una computadora y software de desarrollo para PLDs. El uso
de la lógica programable mejora la eficiencia del proceso de diseño y desarrollo. En
consecuencia, la mayoría de los sistemas digitales modernos se implementan de esta
forma. El trabajo del diseñador de circuitos es identificar entradas y salidas, especificar
la relación lógica de la manera más conveniente y seleccionar un dispositivo
programable que sea capaz de implementar el circuito al costo más bajo. El concepto
detrás de los dispositivos lógicos programables es simple: poner muchas compuertas
lógicas en un solo CI y controlar la interconexión de estas compuertas mediante
electrónica.

Programación de un PLD

Existen dos maneras de “programar” un CI de PLD. Programar significa realizar las


conexiones reales en el arreglo. En otras palabras, significa determinar cuáles de esas
conexiones se supone deben estar abiertas (0) y cuáles se supone deben estar cerradas
(1). El primer método implica remover el chip de CI del PLD de su tarjeta de circuito.
Después el chip se coloca en un dispositivo especial conocido como programador, el cual
se muestra en la fi gura 4-43. La mayoría de los programadores modernos se conectan
a una computadora personal que ejecuta software que contiene bibliotecas de
información acerca de los diversos tipos de dispositivos programables disponibles.

También podría gustarte