Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                

Practica 3

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 5

Universidad Autónoma de Nuevo León

Facultad de Ingeniería Mecánica y Eléctrica

Laboratorio de Sistemas Digitales

Practicas #3

Integrantes:
Carlos Alberto Mendoza Garza #1819458
Enrique Alejandro Estrada López #1986934

Nombre del profesor: Andrés Eduardo Rivas Cisneros

Semestre Febrero – Julio 2021

San Nicolás de los Garza, N.L Fecha de entrega: 17/03/2021


Objetivos particulares
Durante el desarrollo de esta práctica el alumno implementara físicamente los operadores lógicos
And, Or, Nand, Nor y Exor de tres entradas en un solo Circuito Integrado (Chip), programando un
Dispositivo Lógico Programable (PLD), con la ayuda del programa de captura esquemática
(Schematic) y comprobando sus tablas de verdad físicamente.
Elementos de competencia.
Instalar el programa ispLEVER Starter o el ispLEVER Clasic, así como obtener la licencia de uso.
Crear un nuevo proyecto utilizando el programa de ispLEVER Starter o el ispLEVER Clasic.
Crear una nueva fuente (New Sorce) con los operadores And, Or, Nand, Nor y Exor de tres
entradas, por medio de la captura esquemática (Schematic).
Obtener los archivos de reporte (RPT) y Programación (JED) del PLD. Programar el PLD utilizando
el archivo JEDEC generado anteriormente.
Efectuar las conexiones físicas necesarias para generar las señales de entrada y salida del PLD y
comprobar físicamente las tablas de verdad de cada uno de los operadores.
Comunicar el procedimiento y los resultados obtenidos por medio de un reporte escrito.
Material a utilizar
Tablilla de conexiones
Circuito Integrado PLD GAl16V8 o GAL22V10. 8 resistores de 330 Ω.
Fuente de 5 V de corriente directa.
1 Dip switch de 4 o 8 interruptores o 3 micro Push Boton NA . 8 Leds
Para el procedimiento de la práctica e instalación del software se recomienda ver
los videos de la página http://jagarza.fime.uanl.mx/Agosto2012/Videos.htm

Fundamento Teórico
Por medio de la Captura Esquemática es posible fabricar en un circuito integrado a
la medida (ASIC), utilizando diagramas que representan a los diferentes
componentes del circuito y solo se efectúan interconexiones entre ellos.

La gran ventaja de usar esta herramienta es el de hacer los diseños en la


computadora, donde los errores son fácilmente detectables y corregibles, Todo lo
anterior facilita el
procedimiento sin tener que hacer varias fabricaciones del Circuito Integrado
”CHIP” para verificar su funcionamiento, reduciendo así el ciclo de diseño y el
tiempo de obtención de un producto.
La desventaja es en diseños grandes donde no es posible comprenderlos debido a
que hay demasiados componentes e interconexiones.
Los cuatro componentes básicos de la captura esquemática son los Símbolos,
Conectores, Etiquetas y los Puertos de Entrada y/o Salida.
Símbolos son una representación gráfica de los componentes o operadores.
Conectores (alambre) para la interconexión entre las terminales de los símbolos,
o Dispositivos de entrada/salida.
Etiquetas (Variables) los nombres para la identificación de las entradas o salidas.
Puertos de entrada/salida es la definición de la terminal utilizada como un Puerto
de Entrada, Salida o Puerto Bidireccional.
Actividad de aprendizaje.
Diseñar un circuito que incluya las compuertas básicas And, Or, Exor, Nand, y
Nor de tres entradas llamadas A, B y C, implementados en un dispositivo
programable GAL (Generic Logic Array), usando el programa de captura
esquemática y el compilador Isp Expert System Starter Software y obtener
físicamente la Tabla de Verdad de cada operador.

Los componentes solicitados se encuentran en la biblioteca de símbolos


GATES:LIB y son:

G_3OR G_3NOR
G_3AND

G_3NAND G_XOR

Note que para el operador Exor (G_XOR) no se encuentran disponibles símbolos


de tres entradas por lo cual se usarán dos símbolos de dos entradas.

El curso de electrónica digital I y su laboratorio, está orientado al diseño y a la


implementación física de circuitos electrónicos digitales ya sean combinacionales
o secuenciales.
Para ello, se requieren aplicar los fundamentos del algebra booleana, los cuales
son los mismos independientemente del sistema que se empele en la
implementación física del circuito diseñado.
Para este propósito se pueden utilizar circuitos de función fija de la familia de los
TTL's, o de la familia de los CMOS; o bien dispositivos programables como PLD's
o PLC's.

Actualmente, el método más económico y que requiere la menor cantidad de


componentes para implementar los circuitos diseñados, lo constituye el PLD
(Dispositivo Lógico Programable) conocido como GAL (Arreglo Lógico Genérico),
ya que con un solo dispositivo se implementa cualquier circuito diseñado en clase
o laboratorio, pudiendo usarse el mismo dispositivo para el siguiente diseño, ya
que es borrable y reprogramable. Además su precio es menor a $30.00. De este
modo es fácil lograr que cada estudiante implemente sus propios diseños durante
todo el curso permitiendo que éste compruebe físicamente su diseño.

En la selección del dispositivo


(Select Device) para que se muestre
los diferentes modelos del GAL hay
que activar la opción Show
Obsolete Devices y en la parte
superior de la lista se mostrara
GAL Device, y ahí no importando la
marca (Lattice, Atmel, Cypres, etc.)
seleccionara por el tamaño 16V8,
18V8, 20V8, 22V10 o
26V12 según sea su
dispositivo, con el tipo de
empaque (Package type) DIP
(Empaque dual en línea)

También podría gustarte