Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                

TP LCS Énoncés PDF

Télécharger au format pdf ou txt
Télécharger au format pdf ou txt
Vous êtes sur la page 1sur 11

USTHB/FEI/ELN Sec A et B TP N°1 ; Simplification et réalisation de fonctions logiques

2ièmeannée /2020-2021 à partir de circuits intégrés

I-Rappels

1- Circuits logiques combinatoires :


Ce sont des circuits qui réalisent les fonctions booléennes. Les sorties de ces circuits
dépendent uniquement des valeurs affectées aux entrées. Par convention l’état logique "0"
correspond à "0V" et le "1"logique à "5V".

2- Fonctions ( ou portes ) logiques élémentaires :

INVERSEUR

ET
s = a.b
OU
s = a+b
NON-ET

NON-OU

OU EXCLUSIF

NON-OU EXCLUSIF

Les opérateurs NAND et NOR sont des opérateurs universels c'est-à-dire qu'à partir de chacun
d'eux, nous pouvons réaliser n'importe quelle fonction logique en particulier les opérateurs
NOT, AND et OR.

3- Simplification des fonctions logiques :

Afin de rendre plus simple la réalisation d'une fonction logique, nous devons simplifier cette
dernière à l’aide de deux méthodes :

-la 1ère consiste en une réduction algébrique de la fonction logique en utilisant les axiomes et
propriétés de l’algèbre de Boole. Au-delà de 3 variables, celle-ci n'est pas toujours simple à réduire
manuellement. Pour 5 variables, cette méthode est pratiquement inutilisable.
-la 2éme méthode consiste en revanche en une réduction géométrique utilisant un tableau pour
lequel le passage d'une ligne (ou d'une colonne) à la suivante se fait en faisant varier une seule
variable et utilise le principe d'adjacence. Cette méthode est appelée simplification par le tableau de
Karnaugh et donne facilement l’expression totalement simplifiée de la fonction logique, soit sous
forme d’un produit de sommes PS ou sous forme de somme de produits SP.

Mme S. OULD SLIMANE Page 1


USTHB/FEI/ELN Sec A et B TP N°1 ; Simplification et réalisation de fonctions logiques
2ièmeannée /2020-2021 à partir de circuits intégrés

II- Travail de préparation

1- a/ Donner la table de vérité de la fonction XOR (OU exclusif) .


b/Mettre la fonction XOR sous deux formes PS et SP.
c/Donner les logigrammes des 2 expressions de la fonction XOR avec les opérateurs NOT,
AND et OR puis avec les opérateurs NAND seulement et enfin NOR uniquement.

2- Méthode de réduction algébrique

En utilisant la méthode de réduction algébrique, montrer que les deux circuits ci-dessous
représentent respectivement les opérateurs AND et OR.

abc abc

S1 S2

3-Test de la lampe

Une lampe L est commandée par 3 interrupteurs A, B et C. Elle est allumée si et seulement si l'un des
trois interrupteurs est fermé ou les trois le sont.
a/ Donner la table de vérité qui régit le fonctionnement de la lampe L .
b/Ecrire l'équation logique la plus simple possible.
c/Donner le circuit logique correspondant.

4-Méthode de réduction géométrique

Soit la fonction F=Σ(0,4,10,11,14,15).Donner le nombre de variables de cette fonction.

a/ Dresser la table de vérité de F.


b/ Dresser le tableau de Karnaugh de F puis déduire la forme somme de produits et produit de sommes
totalement simplifiées de F.
c /Donner les deux formes à l'aide des opérateurs fondamentaux .Dessiner les logigrammes
correspondants.
d/ Donner la forme somme de produits à l'aide uniquement de portes NAND à deux entrées puis
dessiner le logigramme.
e/ Donner la forme produit de sommes à l'aide uniquement de portes NOR à deux entrées et dessiner le
logigramme.

Mme S. OULD SLIMANE Page 2


USTHB/FEI/ELN Sec A et B TP N°1 ; Simplification et réalisation de fonctions logiques
2ièmeannée /2020-2021 à partir de circuits intégrés

f/ Si nous supposons que le prix des C.I 7400 et 7402 est le même, quel est alors à votre avis le circuit
le plus économique?

III- Manipulation

1- But de la manipulation
Il s'agit d’utiliser des circuits intégrés et se familiariser avec les méthodes de
simplification pour voir leur impact sur la réalisation d'une fonction logique donnée.

2- Matériel utilisé
▪ Un Lab d’essais
▪ un circuit intégré 7400 (4 NAND à 2 entrées),
▪ un circuit intégré 7402 (4 NOR à 2 entrées),
▪ un circuit intégré 7404 (6 inverseurs),
▪ un circuit intégré 7408(4 AND à 2 entrées),
▪ un circuit intégré 7432(4 OR à 2 entrées),
▪ un circuit intégré 7411(3 AND à 3 entrées),
▪ un jeu de diodes luminescentes LEDs
▪ et une alimentation stabilisée.

3-Travail à effectuer

3-1 Test des circuits intégrés

Câbler tour à tour les circuits intégrés: 7404 (6 inverseurs) 7408 (4 portes AND à 2 entrées); 7432 (4
portes OR à 2 entrées); 7400 (4 portes NAND à 2 entrées) et 7402 (4 portes NOR à 2 entrées) en se
référant au brochage de ces circuits et en n'oubliant pas de polariser chaque circuit intégré.

3-2 Test de la lampe :

Réaliser le circuit logique correspondant et le vérifier par la table de vérité.

3-3 Méthode de réduction géométrique

a/ Câbler la première forme à l'aide des opérateurs fondamentaux en faisant vérifier votre
montage.

b/ Câbler l’une des formes Somme de produits (à l'aide uniquement de portes NAND à deux
entrées) ou Produit de sommes ( à l'aide uniquement de portes NOR à deux entrées ).

Mme S. OULD SLIMANE Page 3


USTHB/FEI/ELN Sec A, B TP N°2 ; Etude et réalisation de quelques circuits
2ièmeannée /2020-2021 arithmétiques

I- Travail de préparation

1-Nous désirons faire la somme arithmétique de deux nombres de 2 bits chacun A = (a1 ao) et
B=(b1bo).
a) Donner la table de vérité correspondante.
b) Donner les équations des sommes et de la retenue.
c)Donner le circuit correspondant.

2- Soient ai et bi deux bits respectifs de deux nombres binaires A et B. On veut réaliser la


soustraction Di = ai – bi –Ei-1. (Ei-1 : l'emprunt ou retenue précédente).
a) Donner la table de vérité
b) Donner les équations de Di et de l'emprunt Ei (retenue).
c) Proposer un logigramme.

3- Réaliser un soustracteur de 2 nombres de 4 bits (soustracteur en complément à 1 et à 2) en


utilisant un additionneur (en circuit intégré) à 4 bits.
a) Donner un exemple d’addition
b) Donner un exemple de soustraction en complément à 2.

II -But de la manipulation
Etude de quelques circuits arithmétiques.

III -Matériel utilisé


Un Lab d’essais
1 circuit intégré 7486
1 circuit intégré 7408
1 circuit intégré 7404
1 circuit intégré 7432
1 circuit intégré 7483 ou 74283.

IV - Travail à effectuer

1- Réaliser le circuit proposé en 1-c


2- Réaliser le circuit proposé en 2-c
3-Nous désirons faire la somme arithmétique de deux nombres de 4 bits chacun à l'aide du
circuit intégré additionneur 4 bits 7483ou 74283.
1/ Réaliser l’exemple d’addition de 3-a.
2/ Réaliser un soustracteur de 2 nombres de 4 bits en utilisant
l’additionneur à 4 bits 7483 ou 74283 de 3-b.

Mme S. OULD-SLIMANE Page 1


USTHB/FEI/ELN Sec A, B TP N° 3 ; Les Multiplexeurs - Démultiplexeurs Digitaux
LCS 2ièmeannée 2020-2021

I-Rappels

Un Multiplexeur (ou Mux) est un organe à n entrées d'adresses, à 2n entrées d'informations E0,
E1, …, E2n-1 et une seule sortie. Il transmet par sa sortie S l’une de ses entrées au choix, on dit
qu'il y a aiguillage de l'entrée sélectionnée. Inversement, lorsqu'on veut connaître les
informations fournies par le système numérique en les visualisant ou en les imprimant par
exemple, on doit décoder ces informations binaires. Le démultiplexeur est un circuit qui, à
partir d'une adresse binaire (n bits), va aiguiller l'entrée vers l'une de ses 2n sorties.

II- Travail de préparation

1-Multiplexeur

a) Donnez la table de vérité d'un Multiplexeur à 2 voies puis à 4 voies.


b) Etablissez les logigrammes.

2-Démultiplexeur

a) Donnez la table de vérité d'un Démultiplexeur à 2 puis à 4 sorties.


b) Etablissez les logigrammes.

3- Donner le schéma d’un soustracteur complet à l'aide de multiplexeurs dont on précisera


le nombre de voies d'entrées.

4- Réaliser le transcodeur DCB - Code 2 parmi 5 de deux façons différentes à l'aide :


- d'un décodeur et de quelques portes logiques.
- de Multiplexeurs.

5-Réaliser la fonction f=Σ (0,2,3,5,7) à l’aide d’un Multiplexeur.

III- Manipulation

1- Matériel utilisé

- Un Lab d’essais
- 1 Circuit intégré 7404 (6 inverseurs)
- 1 Circuit intégré 7408(4 AND à 2 entrées)
- 1 Circuit intégré 7432(4 OR à 2 entrées)
- 1 Circuit intégré 7411(3 AND à 3 entrées)
- 1 Circuit intégré 74153 (2 Mux à 4 voies)
- 1 Circuit intégré 74155 (2 DeMux à 4 sorties)
- Un jeu de LEDs
- Une alimentation stabilisée.

Mme S. OULD-SLIMANE Page 2


USTHB/FEI/ELN Sec A, B TP N° 3 ; Les Multiplexeurs - Démultiplexeurs Digitaux
LCS 2ièmeannée 2020-2021

2-Travail à effectuer
3-1 Multiplexeur câblé
Réaliser le Mux à 2 voies établi en 1-b
3- 2 Démultiplexeur câblé
Réaliser le Mux à 2 sorties établi en 2-b
3-3Multiplexeur intégré (74153):
En utilisant le brochage du 74153, écrire la table de vérité de ce multiplexeur intégré après
câblage sur le Lab d’essais.
Réaliser la fonction f=Σ(0,2,3,5,7) à l’aide d’un Mux.

3- 4Démultiplexeur intégré (74155):


Câbler le 74155 sur le simulateur, et écrire sa table de vérité en utilisant son brochage.
Mux 74153
y x 1G 1A1 1A2 1A3 1A4 1L Pour le deuxième Mux remplacer dans la table de vérité la
première ligne du tableau par

y x 2G 2A1 2A2 2A3 2A4 2L

Démux 74155
y x 1G 1C 1A1 1A2 1A3 1A4 Pour le deuxième Démux remplacer dans la table de vérité la
première ligne du tableau par

y x 2G 2C 2A1 2A2 2A3 2A4

Mme S. OULD-SLIMANE Page 3


USTHB/FEI/ELN Sec A, B TP N° 3 ; Les Multiplexeurs - Démultiplexeurs Digitaux
LCS 2ièmeannée 2020-2021

Brochage du Multiplexeur intégré (74153) et du


Démultiplexeur intégré (74155)

Strobe Entrées
Vcc Select
2G Sortie
16 15 14 13 12 11 10 9

2A4 2A3 2A2 2A1 2L


2G
y y x x

Double
Multiplexeur
à 4 voies
74153

y y x x
1G
1A4 1A3 1A2 1A1 1L

1 2 3 4 5 6 7 8
Strobe Select Sortie GND
1G Entrées

Entrée Strobe Sorties


Vcc Entrée
2C 2G x
16 15 14 13 12 11 10 9

2A4 2A3 2A2 2A1


2G 2C
E y y x x

Double
démultiplexeur
à 4 sorties
74155

E y y x x
1G 1C
1A4 1A3 1A2 1A1
E

E
1 2 3 4 5 6 7 8
Entrée Strobe Entrée GND
1C 1G y Sortie

Mme S. OULD-SLIMANE Page 4


USTHB/FEI/ELN Sec A, B TP N°4 ; Les bascules
2ièmeannée /2020-2021

N.B : La préparation de ce TP consiste à préparer la partie manipulation et à répondre à


toutes les questions avant de commencer le TP.

I -Introduction
Les systèmes séquentiels sont des systèmes qui font intervenir le temps. En effet les sorties de ces
systèmes (contrairement aux systèmes combinatoires) dépendent non seulement des entrées mais aussi
des sorties à un instant précédent. Les bascules représentent les circuits séquentiels les plus simples.

II -But de la manipulation
Etudier quelques bascules assemblées à l'aide de portes élémentaires puis étudier quelques
bascules intégrées.

III - matériel utilisé


- CI. 7404 (6inverseurs)
- CI. 7400 (4portes NAND à 2 entrées)
- CI. 7410 (3 portes NAND à 3 entrées)
- CI. 7402 (4portes NOR à 2 entrées)
- CI. 74109 (2 bascules JK intégrées)
- CI 7474 (2 bascules D intégrées)

IV - Bascules RS

A- Structure à l'aide de portes NAND


a) Bascule RS asynchrone:
Câblez la bascule RS dont le montage est le suivant:

Mettre au préalable les entrées S et R respectivement à 0 et à 1. Que pouvons-nous constater ?


𝑄𝑛 et 𝑄𝑛+1 sont respectivement l’état passé et l’état présent de la sortie Q de la bascule.
En partant de l’état S=R=0 et 𝑸𝒏+𝟏 = 𝟎, Varier Set R en tenant compte de l'état passé Qn de 𝑸𝒏+𝟏 ,
donner la table de vérité développée d'une telle bascule où la sortie est 𝑸𝒏+𝟏 .
Déduire une table de vérité condensée où figurent S, R et Q n+l .

b) Bascule RS synchrone:
Introduire dans le montage précédent, l'entrée horloge CK afin de rendre synchrone la bascule
précédente Câblez la bascule RS dont le montage est le suivant:

Mme S.OULD SLIMANE Page 1


USTHB/FEI/ELN Sec A, B TP N°4 ; Les bascules
2ièmeannée /2020-2021

Que remarque-t-on lorsque CK est au niveau bas et haut en prenant toutes les combinaisons possibles
de S et R ?

B- Structure à l'aide de portes Nor


a) Bascule RS asynchrone
Celle-ci se présente de la façon suivante :

De la même manière que dans A, remplir la table de vérité suivante :

S R 𝑄𝑛 𝑄𝑛+1 Commentaires

Faire un tableau condensé où figurent uniquement S, R et 𝑄𝑛+1 .

b) Bascule RS synchrone
Déduire le schéma d’une telle bascule. Que se passe-t-il pour CK=1 et CK=0 de la même manière que
précédemment ?

V- Bascule D

A partir du circuit précédent, dessiner le schéma de la bascule D. Etablir sa table de vérité puis sa table
de vérité condensée.
VI-UTILISATION D’UNE BASCULE INTEGREE (C.I 74109) :

En utilisant le brochage du circuit intégré 7474 qui comporte deux bascules D, tester la table de vérité
de cette bascule en appliquant un signal d’horloge à 1Hz.
De même pour le circuit intégré 74109 qui comporte deux bascules J-K déclenchées sur front
descendant ; tester la table de vérité de cette bascule en appliquant un signal d’horloge à 1Hz.
Donner le schéma du montage où on peut utiliser le C.I 74109 en diviseur de fréquence par 2 et par 4 ?

Mme S.OULD SLIMANE Page 2


BROCHAGE DE QUELQUES CIRCUITS INTEGRES NUMERIQUES

Vcc Vcc Vcc Vcc

14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8

1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7
GND GND GND GND

Vcc Vcc Vcc Vcc

14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8

1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7
GND GND GND GND

BROCHAGE DE QUELQUES CIRCUITS INTEGRES NUMERIQUES

Vcc Vcc Vcc Vcc

14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8

1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7
GND GND GND GND

Vcc Vcc Vcc Vcc

14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8

1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7
GND GND GND GND
BROCHAGE DE QUELQUES CIRCUITS INTEGRES NUMERIQUES

Vcc Vcc Vcc Vcc

14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8

1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7
GND GND GND GND

Vcc Vcc Vcc Vcc

14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8

1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7
GND GND GND GND

BROCHAGE DE QUELQUES CIRCUITS INTEGRES NUMERIQUES

Vcc Vcc Vcc Vcc

14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8

1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7
GND GND GND GND

Vcc Vcc Vcc Vcc

14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8 14 13 12 11 10 9 8

1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7 1 2 3 4 5 6 7
GND GND GND GND

Vous aimerez peut-être aussi