Location via proxy:   [ UP ]  
[Report a bug]   [Manage cookies]                
Aller au contenu

POWER10

Un article de Wikipédia, l'encyclopédie libre.
Power10
Description de cette image, également commentée ci-après
Power10 dans un Single-Chip Module (SCM)
Informations générales
Production 2021
Concepteur IBM, OpenPower partners
Fabricant Samsung
Performances
Fréquence +3,5 GHz à +4 GHz
Taille du cache
Niveau 1 48+32 ko par coeur
Niveau 2 2 Mo par coeur
Niveau 3 120 Mo par puce
Spécifications physiques
Finesse de gravure nm
Cœur 15 coeurs SMT8
30 coeurs SMT4
Boîtier OLGA SCM et DCM
Socket(s) 1–16
Architecture et classification
Architecture Power ISA (en) (Power ISA v.3.1)
Historique

Le POWER10 est un processeur de la gamme POWER conçu initialement par IBM, avec un certain nombre de contributions significatives des partenaires de la fondation OpenPOWER. Il a été conçu en particulier pour répondre aux besoins d'informatique analytique et du Big Data (mégadonnées en français)[1],[2].

Caractéristiques techniques

[modifier | modifier le code]

IBM a lancé au dernier trimestre 2021[3] les premiers modèles à base de processeur POWER10, fabriqué par Samsung Electronics avec une finesse de gravure à 7 nm à l'aide d'un procédé de lithographie EUV[4]. Les puces sont prévues pour compter jusqu'à 48 cœurs en mode SMT4 et 24 cœurs en mode SMT8. Support de OpenCAPI 4.0 et NVLink3[5]

Les modèles S peuvent tourner sous système Linux, IBM i et AIX. Les modèles L sont conçus pour Linux, mais permettent aussi d'utiliser IBM i et AIX dans une limite de 25% des processeurs disponibles.

Milieu de gamme

[modifier | modifier le code]

Les modèles Power E1050[6] propose 2-4× CPU sockets pour 2-4× modules DCM modules, 24-96 cores, et 64 slots de Ram qui permet de supporter jusqu'à to 16 To de Ram DDR4, 11 slots PCIe, 8 gen.5 et 3 gen.4.

Les modèles Power E1080[7], nom de code Denali, est le haut de gamme Power10. Il est constitué de 4 Power10 SCM, configurables avec 10, 12, ou 15 cores SMT8 par processeur, et jusqu'à 16 To de Ram DDR4.

Notes et références

[modifier | modifier le code]