Tick-Tock (Intel)
Uiterlijk
Het Tick-Tock-model is een productiemodel van chipfabrikant Intel dat men in 2007 introduceerde voor de fabricage van zijn processors.
In dit model wordt elke die-shrink (verkleining), een tick, gevolgd door een verandering in de microarchitectuur van de processor, een tock. Deze cyclus vindt ongeveer elke 18 maanden plaats.
In 2016 werd dit model vervangen door het process-architecture-optimization-model, waarbij na elke tick-tock-cyclus als derde stap een optimalisatiecyclus volgt. Intel kan hiermee drie generaties processors fabriceren binnen een enkel fabricageproces.
Stap | Microarchitectuur | Codenaam | Die-afmeting |
---|---|---|---|
Tick | Sandy Bridge | Ivy Bridge | 22 nm |
Tock | Haswell | Haswell | |
Tick | Broadwell | 14 nm | |
Tock | Skylake | Skylake | |
Optimization | Kaby Lake | ||
Process | Palm Cove | Cannon Lake | 10 nm |
Architecture | Sunny Cove | Ice Lake | |
Optimization | Willow Cove | Tiger Lake | |
Process | Golden Cove | Alder Lake | 7 nm |
Bronnen, noten en/of referenties
- Dit artikel of een eerdere versie ervan is een (gedeeltelijke) vertaling van het artikel Tick–tock model op de Engelstalige Wikipedia, dat onder de licentie Creative Commons Naamsvermelding/Gelijk delen valt. Zie de bewerkingsgeschiedenis aldaar.