Laboratorio Experiencia 01
Laboratorio Experiencia 01
Laboratorio Experiencia 01
OBJETIVO :
• Describir las características de los circuitos lógicos integrados de la familia TTL.
• Reconocer y utilizar los símbolos distintivos de las distintas puertas lógicas.
• Verificar las Tablas de Verdad de las funciones lógicas AND (Y), OR (O), NOT (NO),
NAND (NO-Y), NOR (NO-O), OR-EXCLUSIVE (O-EXCLUSIVO), NOR-EXCLUSIVE
(NO-EXCLUSIVO) y BUFFER TRI-STATE (BUFFER con salida en tercer estado).
CONCEPTOS TEORICOS.-
A continuación se proporciona una información básica sobre las características de los circuitos
lógicos integrados de la familia TTL.
OBSERVACION: la nomenclatura indica que H (High) significa Alto y L (Low) significa Bajo.
En la siguiente figura se aprecian los retardos de propagación para un impulso aplicado a una
puerta NO (Inversor)
Salida
tPHL tPLH
Los tiempos de retardo de propagación se miden entre los puntos de pendiente 50% de los
correspondientes flancos de los impulsos de entrada y salida para la puerta NO. Los valores
de tPHL y tPLH no necesariamente son iguales, pero en la mayoría de los casos si lo son.
Puerta
E x c it a d or a
U1
U2 Puertas
d e carga
U10
Dispositivos Específicos.-
Para la familia TTL, existe una amplia variedad de configuraciones de puertas lógicas SSI
( integración a pequeña escala). Normalmente estos dispositivos están disponibles en
encapsulado DIP. Para simplificar, las conexiones a masa y a VCC de cada puerta no se
muestran en el diagrama lógico. En la mayoría de los encapsulados de 14 pines, el pin14 es
VCC y el pin 7 es masa, y en los encapsulados de 16 pines, el pin 16 generalmente es VCC y el
pin 8 es masa. La numeración de los pines se lee a partir de la marca indicada sobre la
superficie del encapsulado, orientada esta última hacia el lado izquierdo y en sentido contrario
a los punteros del reloj.
Hojas de características.-
Una típica hoja de características (data sheet) se divide en tres secciones: condiciones de
operación recomendadas, características eléctricas y características de conmutación.
Explicación de los parámetros de una hoja característica.-
La lista siguiente describe los parámetros de la hoja característica:
1. VCC : la fuente de tensión continua que alimenta al dispositivo. Por debajo del valor
mínimo especificado, no se puede garantizar la fiabilidad de las operaciones. Por
encima del máximo especificado, el dispositivo puede dañarse.
2. IOH : la corriente de salida que la puerta proporciona a la carga (fuente) cuando la salida
está a nivel alto. Por convenio, a la corriente que sale de un terminal se le asigna un
valor negativo. La figura siguiente ilustra este parámetro.
3. IOL : la corriente de salida que la puerta acepta de la carga (sumidero) cuando la salida
está a nivel bajo. Por convenio, a la corriente que entra en un terminal se le asigna un
valor positivo. La figura siguiente ilustra este parámetro.
4. VIH : valor de la tensión de entrada que la puerta puede aceptar como nivel alto.
UNIVERSIDAD DE ANTOFAGASTA 4
DEPARTAMENTO DE INGENIERIA ELECTRICA
5. VIL : valor de la tensión de entrada que la puerta puede aceptar como nivel bajo.
6. VOH : valor del nivel alto (H) de tensión que la puerta genera en su salida.
7. VOL : valor del nivel bajo (L) de tensión que la puerta genera en su salida.
8. IIH : valor de la corriente de entrada de una puerta para un nivel de tensión de entrada
alto. La figura siguiente ilustra este parámetro.
9. IIL : valor de la corriente de entrada de una puerta para un nivel de tensión de entrada
bajo. La figura siguiente ilustra este parámetro.
10. IOS : la corriente de salida cuando la salida de la puerta está cortocircuitada a masa y en
las condiciones de entrada que se establecerían normalmente para obtener una salida de nivel
alto. La figura siguiente ilustra este parámetro.
11. ICCH : la corriente total procedente de la alimentación VCC cuando la salida de la puerta
está a nivel alto.
12. ICCl: la corriente total procedente de la alimentación VCC cuando la salida de la puerta
está a nivel bajo.
13. tPLH : tiempo de retardo de propagación de la entrada a la salida para una transmisión
de salida de nivel bajo (L) a nivel alto (H).
14. tPHL: tiempo de retardo de propagación de la entrada a la salida para una transmisión
de salida de nivel alto (H) a nivel bajo (L).
OBSERVACION : todo terminal de entrada de una puerta que no esté conectado a un nivel
bajo o alto, se debe considerar que posee nivel alto (H). No obstante, es
conveniente que los terminales libres y sin conexión sean conectados a
nivel de entrada alto (H), con la finalidad de evitar señales espurias.
INFORME PREVIO.-
El alumno deberá estudiar las características de las compuertas que se ocuparán en la
experiencia (7400, 7404, 74125 y 74126). Para ello es recomendable seguir los puntos que a
continuación se indican:
Para el presente laboratorio se debe realizar el Informe Previo y dar respuesta por escrito a lo
siguiente, indicando los instrumentos y diagramas utilizados:
1. Obtener y describir los parámetros antes indicados de una puerta lógica TTL estándar
7400 NAND de dos entradas, de una puerta lógica estándar 7404 séxtuple Inversor y
de una puerta TTL 74125/74126 BUFFER TRI-STATE. Todas en encapsulado DIP.
2. Repetir el punto N°1 pero para puertas de la serie LS, es decir, una puerta 74LS00,
una 74LS04 y puertas 74LS125 y 74LS126.
3. Dibujar el empaquetamiento del circuito TTL 7400 cuádruple NAND de dos entradas,
del circuito TTL 7404 séxtuple Inversor y del circuito TTL 74125/74126 cuádruple
BUFFER TRI-STATE. Señale la numeración de sus terminales y destaque los de
entrada y salida de las puertas y los de alimentación del empaquetamiento.
4. Describa las tablas de verdad de una puerta AND (Y), OR (O), NOT (NO), NAND (NO-
Y), NOR (NO-O), OR-EXCLUSIVE (O-EXCLUSIVO), NOR-EXCLUSIVE (NO-
EXCLUSIVO) y BUFFER TRI-STATE (BUFFER con salida en tercer estado).
5. Determinar los instrumentos necesarios para proceder a medir las tablas de verdad de
cada puerta.
6. Indique un método para medir los correctos valores de la tablas de verdad de cada
puerta.
UNIVERSIDAD DE ANTOFAGASTA 5
DEPARTAMENTO DE INGENIERIA ELECTRICA
DESARROLLO EXPERIMENTAL.-
1. Verifique los voltajes correspondientes de alimentación del entrenador digital (+5 V C.C.
respecto de masa) y terminales de los respectivos circuitos lógicos encapsulados.
2. Construya el circuito para medir la tabla de verdad de una puerta lógica NAND 74LS00.
Proceda a aplicar la alimentación y los niveles de voltaje de entrada correspondientes a
la tabla. Anote todos sus valores de voltaje.
3. Construya el circuito para medir la tabla de verdad de una puerta lógica NO 74LS04.
Proceda a aplicar la alimentación y los niveles de voltaje de entrada correspondientes a
la tabla. Anote todos sus valores de voltaje.
4. Construya el circuito para medir la tabla de verdad de una puerta lógica BUFFER TRI-
STATE 74LS125 ( en su defecto use una 74LS126). Proceda a aplicar la alimentación y
los niveles de voltaje de entrada correspondientes a la tabla. Anote todos sus valores
de voltaje.
5. Ocupando puertas del tipo NAND, construya el circuito para medir la tabla de verdad
correspondiente a las puertas AND, OR, NOR, OR-Exclusive y NOR-Exclusive.
Proceda a aplicar la alimentación y los niveles de voltaje de entrada correspondientes a
la tabla. Anote todos sus valores de voltaje en cada caso.
BIBLIOGRAFIAS.-
• Textos y apuntes de la asignatura de Sistemas Digitales
• Manuales de Circuitos Digitales. ( en pañol del Departamento)