Instrucciones Del PIC16F84A
Instrucciones Del PIC16F84A
Instrucciones Del PIC16F84A
ndice de contenidos
Instrucciones del PIC16F84A o ndice de contenidos o Introduccin o Repertorio 35 instrucciones o Instrucciones OPTION y TRIS o Instrucciones especiales
9.2
Introduccin
El PIC16F84A pertenece a la gama media y es de tipo RISC; esto quiere decir que tiene un juego de instrucciones reducido, en concreto de 35 instrucciones o nemnicos que son la base de funcionamiento del PIC. Al igual que los bits de los registros, sera complicado memorizarlas todas, as que utilizaremos este documento como gua de consulta. Las instrucciones fundamentalmente se dividen en tres tipos. Esta divisin viene dada por el tipo de datos con los que trabajan:
Instrucciones orientadas a los registros o bytes (byte-oriented operations). Instrucciones orientadas a los bits (bit-oriented operations). Operaciones con literales y de control (literal and control operations).
9.3
Repertorio 35 instrucciones
Las 35 instrucciones mnemnicos de la gama media de Microchip las encontraremos resumidas en la siguiente tabla. w es el acumulador, f representa un registro cualquiera y C, DC, Z los flags del registro STATUS. Instrucciones orientadas a registros MNEMNICO OPERANDOS DESCRIPCIN CDIGO OP BANDERAS NCIC NOTAS
ADDWF f,d ANDWF f,d CLRF CLRW COMF DECF f f,d f,d
w+fd w AND f d 00 h f 00 h w Complemento de f d f-1d f - 1 d (si es 0 salta) f+1d f + 1 d (si es 0 salta) w OR f d fd wf No operacin Rota f izq por carry d Rota f dcha por carry d f-wd w XOR f d
00 0111 dfff ffff 00 0101 dfff ffff 00 0001 1fff ffff 00 0001 0xxx xxxx 00 1001 dfff ffff 00 0011 dfff ffff 00 1011 dfff ffff 00 1010 dfff ffff 00 1111 dfff ffff 00 0100 dfff ffff 00 1000 dfff ffff 00 0000 1fff ffff 00 0000 0xx0 0000 00 1101 dfff ffff 00 1100 dfff ffff 00 0010 dfff ffff
1 1 1 1 1 1 1(2) 1 1(2) 1 1 1 1 1 1 1 1 1
1,2 1,2 2 1,2 1,2 1,2,3 1,2 1,2,3 1,2 1,2 1,2 1,2 1,2 1,2 1,2
DECFSZ f,d INCF INCFSZ IORWF MOVF f,d f,d f,d f,d
MOVWF f NOP RLF RRF SUBWF SWAPF f,d f,d f,d f,d
XORWF f,d
Instrucciones orientadas a bit MNEMNICO OPERANDOS BCF BSF BTFSC BTFSS f,b f,b f,b f,b DESCRIPCIN CDIGO OP BANDERAS NCIC NOTAS 1 1 1(2) 1(2) 1,2 1,2 3 3
Pone a 0 bit b de registro f 01 00bb bfff ffff Ninguna Pone a 1 bit b de registro f 01 01bb bfff ffff Ninguna Salto si bit b de reg. f es 0 01 10bb bfff ffff Ninguna Salto si bit b de reg. f es 1 01 11bb bfff ffff Ninguna Instrucciones del PIC16F84A
9.4
k w+kw
ANDLW CALL CLRWDT GOTO IORLW MOVLW RETFIE RETLW RETURN SLEEP SUBLW XORLW Notas:
11 1001 kkkk kkkk 10 0kkk kkkk kkkk 00 0000 0110 10 1kkk kkkk kkkk 11 1000 kkkk kkkk 11 00xx kkkk kkkk 00 0000 0000 1001 11 01xx kkkk kkkk 00 0000 0000 1000 00 0000 0110 0011 11 110x kkkk kkkk 11 1010 kkkk kkkk
1 2 1 2 1 1 2 2 2 1 1 1
k k-ww k w XOR k w
1. Al modificar un registro de E/S con una operacin sobre l mismo (por ejemplo MOVF PORTB,1), el valor utilizado es el que se halle presente en las patillas del PORTB. Por ejemplo, si el biestable tiene un "1" para una patilla configurada como entrada y se pone a nivel bajo desde el exterior, el dato se volver a escribir como "0". 2. Si se ejecuta esta instruccin sobre el TMR0 y d=1, se borrar el conteo de la preescala asignada (preescaler), si est asignado al TMR0, pero no se borrar la preescala asignada en OPTION_REG, que controla Timer0. 3. Si se modifica el Contador de Programa PC o una condicin de prueba es verdadera, la instruccin requiere dos ciclos mquina. El segundo ciclo se ejecuta como un NOP. En las tablas siguientes, por orden alfabtico, veremos todos los datos de inters sobre las 35 instrucciones. Algunos son de poca importancia. En cambio otros, como la operacin, la sintaxis, el comportamiento del registro STATUS y los ejemplos, son imprescindibles para comprender su funcionamiento. Aparte de estas 35 instrucciones, hay otro tipo de instrucciones usadas para simplificar la tarea de programar, y que generalmente estn formadas por dos
instrucciones bsicas. Estas no las trataremos a fondo, pero las veremos en un resumen despus de comprender el funcionamiento de las 35 instrucciones bsicas. ADDLW ADD Literal to w Operacin Sintaxis Operadores Ciclos OPCODE Descripcin 11 111x w+kw [Etiqueta] ADDLW k 0 < k < 255 1 kkkk kkkk ADDLW
Suma el contenido del registro w al literal k, y almacena el resultado en w.Si se produce acerreo el flag C se pone a "1".
C Se pone a 1 si se produce un Acarreo desde el bit de mayor peso. DC Se pone a 1 si se genera un Acarreo del bit 3 al bit 4. Z Se pone a 1 si el resultado de la operacin es cero. EJEMPLO:
ADDLW 0x15
Si antes de la instruccin: w = 10h = 0001 0000 b Al ejecutarse la instruccin w = 10 h + 15 h = 25 h w = 0001 0000 b + 0001 0101 b = 0010 0101 b
DISPOSITIVOS LGICOS MICROPROGRAMABLES ADDWF ADD w to F Operacin Sintaxis Operadores Ciclos OPCODE Descripcin 00 0111
9.6
ADDWF
w+fd [Etiqueta] ADDWF f,d 0 < f < 127 d [0,1] 1 dfff ffff
Suma el contenido del registro w al contenido del registro f, y almacena el resultado en w si d = 0, y en el registro f si d = 1.
C Se pone a 1 si se produce un Acarreo desde el bit de mayor peso DC Se pone a 1 si se genera un Acarreo del bit 3 al bit 4. Z Se pone a 1 si el resultado de la operacin es cero EJEMPLO:
ADDWF FSR,0
DISPOSITIVOS LGICOS MICROPROGRAMABLES ANDLW AND Literal and w Operacin Sintaxis Operadores Ciclos OPCODE 11 1001
9.7
ANDLW
Descripcin
Efecta la operacin AND lgico entre el contenido del registro w y el literal k, y almacena el resultado en w. Esta instruccin realiza la operacin AND bit a bit.
w = 0101 1111 b AND 1010 0011 b = 0000 0011 b = 03 h 0101 1111 b 1010 0011 b 0000 0011 b Volver a tabla
DISPOSITIVOS LGICOS MICROPROGRAMABLES ANDWF AND w with F Operacin Sintaxis Operadores Ciclos OPCODE 00 0101
9.8
ANDWF
w AND f d [Etiqueta] ANDWF f,d 0 < f < 127 d [0,1] 1 dfff ffff
Descripcin
Efecta la operacin AND lgico entre el contenido del registro w y el contenido del registro f, y almacena el resultado en w si d = 0, y en f si d = 1. Esta instruccin realiza la operacin AND bit a bit.
Al ejecutarse: w = 17 h = 0001 0111 b FSR = 0001 0111 b AND 1100 0010 b = 0000 0010 b = 02 h 0001 0111 b 1100 0010 b 0000 0010 b Volver a tabla
DISPOSITIVOS LGICOS MICROPROGRAMABLES BCF Bit Clear F Operacin Sintaxis Operadores Ciclos OPCODE Descripcin 01 00bb
9.9
0 (f<b>) [Etiqueta] BCF f,b 0 < f < 127 0<b<7 1 bfff ffff
EJEMPLO:
BCF FLAG_REG, 7
Al ejecutarse la instruccin, el registro queda con el valor: FLAG_REG = 47b = 0100 0111 b Volver a tabla
DISPOSITIVOS LGICOS MICROPROGRAMABLES BSF Bit Set F Operacin Sintaxis Operadores Ciclos OPCODE Descripcin 01 11bb
9.10
1 (f<b>) [Etiqueta] BSF f,b 0 < f < 127 0<b<7 1 bfff ffff
EJEMPLO:
BSF FLAG_REG, 7
Si antes de la instruccin el registro tiene el valor: FLAG_REG = 0A h = 0000 1010 b Al ejecutarse la instruccin, el registro queda con el valor: FLAG_REG = 8A h = 1000 1010 b Volver a tabla
9.11
Salta si (f<b>) = 0 [Etiqueta] BTFSC f,b 0 < f < 127 0 < b <7 1 (2) 10bb bfff ffff
Descripcin
Si el bit nmero b del registro f es cero, la instruccin que sigue a sta se ignora y se trata como un NOP (skip). En este caso, y slo en este caso, la instruccin BTFSC precisa dos ciclos para ejecutarse.
EJEMPLO:
INICIO BTFSC FLAG,1 ES_1 GOTO PROCESO ES_0
Si antes de la instruccin. PC = direccin INICIO Al ejecutarse: if FLAG<1> = 0, PC = direccin ES_0 y seguir la ejecucin del programa. if FLAG<1> = 1, PC = direccin ES_1 y el programa continuar en PROCESO
Volver a tabla
DISPOSITIVOS LGICOS MICROPROGRAMABLES BTFSS Bit Test, Skip if Set Operacin Sintaxis Operadores Ciclos OPCODE 01 11bb
9.12
BTFSS
Salta si (f<b>) = 1 [Etiqueta] BTFSS f,b 0 < f < 127 0 < b <7 1 (2) bfff ffff
Descripcin
Si el bit nmero b del registro f est a 1, la instruccin que sigue a sta se ignora y se trata como un NOP (skip). En este caso, y slo en este caso, la instruccin BTFSS precisa dos ciclos para ejecutarse.
EJEMPLO:
INICIO BTFSS ES_0 GOTO ES_1 FLAG,1 PROCESO
Si antes de la instruccin. PC = direccin INICIO Al ejecutarse: if FLAG<1> = 0, PC = direccin ES_0 y el programa continuar en PROCESO. if FLAG<1> = 1,
9.13
CALL
Operacin
PC + 1 TOS k PC <10:0> PCLATCH (<4:3>) PC (<12,11>) [Etiqueta] CALL k 0 = k = 2047 2 10 0kkk kkkk kkkk
Salvaguarda la direccin de vuelta en la Pila y despus llama a la subrutina situada en la direccin cargada en el PC. Descripcin El modo de clculo de la direccin efectiva difiere segn la familia PIC utilizada. Tambin hay que posicionar PA2, PA1 y PA0 (PIC 16C5X) o el registro PCLATCH (En los dems PIC) antes de ejecutarse la instruccin.
EJEMPLO:
INICIO CALL SUB_1
DISPOSITIVOS LGICOS MICROPROGRAMABLES CLRF Clear f Operacin Sintaxis Operadores Ciclos OPCODE Descripcin 00 0001
9.14
CLRF
DISPOSITIVOS LGICOS MICROPROGRAMABLES CLRW Clear w Operacin Sintaxis Operadores Ciclos OPCODE Descripcin 00 0001
9.15
CLRW
9.16
CLRWDT Clear watchdog Timer 00 h WDT 1 T0# 1 PD# [Etiqueta] CLRWDT No tiene 1 00 0000 0110 0100
Operacin
Se borra tanto el registro WDT (watchdog) como su preescaler. Los bits T0# y PD# del registro de estado se ponen a "1".
T0# Se pone a 1 cuando se ejecuta la instruccin CLRWDT o SLEEP. Se pone a 0 si el temporizador watchdog se desborda PD# Se pone a 1 cuando se ejecuta la instruccin CLRWDT o SLEEP EJEMPLO
CLRWDT
Si antes de ejecutarse la instruccin WDT = ? Al ejecutarse: WDT = 00 h Preescaler WDT = 0 bit de estado T0 = 1
DISPOSITIVOS LGICOS MICROPROGRAMABLES COMF Complement f Operacin Sintaxis Operadores Ciclos OPCODE 00 1001 Complemento de f d
9.17
COMF
Descripcin
Hace el complemento del contenido del registro f bit a bit. El resultado se almacena en el registro f si d=1 y en el registro w si d=0, en este caso f no vara.
w = EC h = 1110 1100 b flag Z = 0 0001 0011 b 1110 1100 b Volver a tabla DECF Decrement f Operacin Sintaxis Operadores Ciclos OPCODE Descripcin 00 0011 f-1d [Etiqueta] DECF f,d 0 < f < 127 d [0,1] 1 dfff ffff DECF
Se decrementa el contenido del registro f en una unidad. El resultado se almacena en f si d=1 y en w si d=0, en este caso f no vara.
9.19
f - 1 d, salta si resultado = 0 [Etiqueta] DECFSZ f,d 0 < f < 127 d [0.1] 1 (2) 1011 dfff ffff
Descripcin
Decrementa el contenido del registro f en una unidad, el resultado se almacena en f si d=1 y en w si d=0, en este caso, f no vara. Si el resultado es cero, se ignora la siguiente instruccin y, en ese caso la instruccin tiene una duracin de dos ciclos.
EJEMPLO:
INICIO CONTINUAR DECFSZ CNT,1 GOTO LOOP
si antes de la instruccin: PC = direccin INICIO Al ejecutarse: CNT = CNT -1 Si CNT = 0 entonces PC = direccin CONTINUAR
9.20
k PC <10:0> (PCLATH <4:3>) (PC <12:11>) [Etiqueta] GOTO k 0 < k < 2047 2 1kkkk kkkk kkkk
Salto incondicional, normalmente se utiliza para llamar a la subrutina situada en la direccin que se carga en PC. Descripcin El modo de clculo de la instruccin carga desde el bit 0 al 10 de la constante k en el PC y los bits 3 y 4 del registro PCLATH en los 11 y 12 del PC
EJEMPLO:
GOTO SEGUIR
9.21
f+1d [Etiqueta] INCF f,d 0 < f < 127 d [0,1] f+1d 1 00 1010 dfff ffff
Operadores
Ciclos OPCODE
Descripcin
Se incrementa en una unidad el contenido del registro f, si d=1 el resultado se almacena en f, si d=0 el resultado se almacena en w, en este caso el resultado de f no vara.
DISPOSITIVOS LGICOS MICROPROGRAMABLES INCFSZ Increment f, SkIP if 0 Operacin Sintaxis Operadores Ciclos OPCODE 00
9.22
INCFSZ
f +1 d, salta si resultado = 0 [Etiqueta] INCFSZ f,d 0 < f < 127 d [0,1] 1 (2) 1111 dfff ffff
Descripcin
Incrementa el contenido del registro f en una unidad, el resultado se almacena de nuevo en f si d=1, y en w si d=0, en este caso, f no vara. Si el resultado es cero, se ignora la siguiente instruccin y, en ese caso la instruccin tiene una duracin de dos ciclos.
EJEMPLO:
INICIO CONTINUAR INCFSZ CNT,1 GOTO SALTO
9.23
Descripcin
Se realiza la operacin lgica OR entre el registro w y el literal k. El resultado se almacena en el registro w. Esta instruccin realiza la operacin OR bit a bit.
Si antes de la instruccin: w = 9A h
Al ejecutarse: w = 1001 1010 b + 0011 0101 b = 1011 1111 b = BF h 1001 1010 b 0011 0101 b 1011 1111 b Volver a tabla
9.24
Descripcin
Efecta la operacin lgica OR entre el contenido del registro w y el contenido del registro f, y almacena el resultado en f si d=1 y en w si d=0. Esta instruccin realiza la operacin OR bit a bit.
Si antes de la instruccin RESUL = 13 h = 0001 0011 b w = 91 h = 1001 0001 b Al ejecutarse: RESUL= 0001 0011 b OR 1001 0001 b = 1001 0011 b = 93 h 0001 0011 b 1001 0001 b 1001 0011 b Volver a tabla
DISPOSITIVOS LGICOS MICROPROGRAMABLES MOVLW Move literal to w Operacin Sintaxis Operadores Ciclos OPCODE Descripcin 11 00xx
9.25
MOVLW
EJEMPLO:
MOVLW 0x5A
DISPOSITIVOS LGICOS MICROPROGRAMABLES MOVF Move f Operacin Sintaxis Operadores Ciclos OPCODE 00 10000
9.26
Descripcin
El contenido del registro f se carga en el registro destino dependiendo del valor de d. Si d=0 el destino es el registro w, si d=1 el destino es el propio registro f. Esta instruccin permite verificar dicho registro ya que el flag Z queda afectado.
DISPOSITIVOS LGICOS MICROPROGRAMABLES MOVWF Move w to f Operacin Sintaxis Operadores Ciclos OPCODE Descripcin 00 0000
9.27
EJEMPLO:
MOVWF OPCION
DISPOSITIVOS LGICOS MICROPROGRAMABLES NOP No operation Operacin Sintaxis Operadores Ciclos OPCODE Descripcin 00 0000
9.28
No realiza operacin alguna, pero sirve para consumir un ciclo de instruccin, equivalente a 4 de reloj.
EJEMPLO: Si usamos un cristal de cuarzo de 4 Mhz en el oscilador, podremos obtener un retardo igual a un microsegundo por cada instruccin NOP que insertemos en el cdigo del programa: RETARDO NOP NOP NOP RETURN Cada vez que llamemos a la subrutina RETARDO, obtendremos 3 microsegundos de demora. Volver a tabla
DISPOSITIVOS LGICOS MICROPROGRAMABLES RETFIE Return from Interrupt Operacin Sintaxis Operadores Ciclos OPCODE 00 0000
9.29
RETFIE
Descripcin
Carga el PC con el valor que se encuentra en la parte alta de la Pila, asegurando as la vuelta de la interrupcin. Pone a 1 el bit GIE, con el fin de autorizar de nuevo que se tengan en cuenta las interrupciones.
EJEMPLO:
RETFIE
9.30
RETLW
Retur with Literal in w Operacin Sintaxis Operadores Ciclos OPCODE 11 01xx k w; TOS PC [Etiqueta] RETLW k 0 < k < 255 2 kkkk kkkk
Descripcin
Carga el registro w con el literal k, y despus carga el PC con el valor que se encuentra en la parte superior de la PILA, efectuando as un retorno de subrutina.
EJEMPLO:
MOVLW CALL ... ... ADDWF RETLW RETLW ... ... ... RETLW 0x07 ;Se carga 07 h en w TABLA ;Tabla de valores ;w contiene en valor recogido PC k1 k2 ;Se aade a PC el desplazamiento (offset) de w ;Nueva Tabla
TABLA
kn
;Fin de tabla
9.31
RETURN
Return from Subroutine Operacin Sintaxis Operadores Ciclos OPCODE Descripcin 00 0000 TOS PC [Etiqueta] RETURN No tiene 2 0000 1000
Carga el PC con el valor que se encuentra en la parte superior de la PILA, efectuando as un retorno de subrutina
EJEMPLO:
RETURN
Volver a tabla
9.32
Operacin
Sintaxis Operadores
Descripcin
Rotacin de un bit a la izquierda del contenido del registro f, pasando por el bit de acarreo C, desde los bits menos significativos a los ms significativos. El bit D7 pasa al CARRY del registro STATUS, el contenido del CARRY pasa al D0, el D0 al D1, etc. Es como si multiplicramos por dos el contenido del registro. Si d=1 el resultado se almacena en f, si d=0 el resultado se almacena en w.
EJEMPLOS: Si tenemos el registro VALOR = 0000 0001 b y aplicamos la instruccin RLF VALOR,1 Entonces el resultado ser VALOR = 0000 0010 b y el bit C = 0. Si tenemos el registro VALOR = 1110 0110 b y aplicamos la instruccin RLF VALOR El resultado ser VALOR = 1100 1100 b y el bit C = 1. Si antes de la instruccin REG1 = 1110 0110 b y flag C = 0 y aplicamos la instruccin RLF REG1,0, como d = 0 el resultado queda en w, al ejecutarse: REG1 = 1110 0110 b w = 1100 1100 b flag C = 1 Volver a tabla
9.33
RRF
Operacin
Descripcin
Rotacin de un bit a la derecha del contenido del registro f, pasando por el bit de acarreo C, desde los bits ms significativos a los menos significativos. El bit C del registro STATUS pasa al D7, el D0 pasa al bit C, el D1 al D0, etc. Es como si dividiramos por dos el contenido del registro. Si d=1 el resultado se almacena en f, si d=0 el resultado se almacena en w
EJEMPLOS: Si tenemos el registro VALOR = 0000 0001 b y aplicamos la instruccin RRF VALOR,1 Entonces el resultado ser VALOR = 0000 0000 b y el bit C = 1. Si tenemos el registro VALOR = 1000 0000 b y aplicamos la instruccin RRF VALOR,1 El resultado ser VALOR = 0100 0000 b y el bit C = 0. Si antes de la instruccin, REG1 = 1110 0110 b y flag C = 1 y aplicamos la instruccin RRF REG1,0, como d = 0 el resultado queda en w, al ejecutarse: REG1 = 1110 0110 b
w = 0111 0011 b flag C = 0 Volver a tabla SLEEP Sleep 00 h WDT 0 WDT prescaler 1 TO# 0 PD# [Etiqueta] SLEEP No tiene 1 00 0000 0110 0011 SLEEP
Operacin
Pone al circuito en modo Sleep (bajo consumo) con parada del oscilador. Pone a 0 el flag PD# (Power Down) y el flag TO# (Timer Out) se pone a 1. Se puede salir de este estado por: Descripcin 1. Activacin de MCLR para provocar un Reset. 2. Desbordamiento del watchdog si qued operativo en el modo reposo. 3. Generacin de una interrupcin que no sea TMR0 ya que sta se desactiva con la instruccin SLEEP.
TO Se pone a 1 al ejecutar la instruccin SLEEP o CLRWDT PD Se pone a 0 al ejecutar la instruccin SLEEP. EJEMPLO:
SLEEP
Volver a tabla
9.35
Resta en complemento a dos del contenido del literal k el contenido del registro w, y almacena el resultado en w.
Z Se pone a 1 si el resultado de la operacin es cero DC Se pone a 1 si se genera un acarreo del bit 3 al grupo de 4 bits superior C Se pone a 1 si se genera un acarreo del bit de mayor peso. EJEMPLO:
SUBLW 0x02 ;k - w w, 02 h - w w
a) Si antes de la instruccin w = 01 h y flag C = ? al ejecutarse: 02 h - 01 h = 01 h w = 01 h flag C = 1 ; el resultado es positivo b) Si antes de la instruccin w = 02 h, flag C = ? y flag Z = ? al ejecutarse: 02 h - 02 h = 00 h w = 00 h
flag C = 1 flag Z = 1 ;el resultado es cero c) Si antes de la instruccin w = 03 h y flag C = ? al ejecutarse: 02 h - 03 h = -01 h = - 0000 0001 b C1(0000 0001 b)=1111 1110 b; 1111 1110 b + 1 b = 1111 1111 b = FF h w = FF h flag C = 0 ; el resultado es negativo Volver a tabla
DISPOSITIVOS LGICOS MICROPROGRAMABLES SUBWF Subtract w from f Operacin Sintaxis Operadores Ciclos OPCODE Descripcin 00 0010
9.36
SUBWF
f-wd [Etiqueta] SUBWF f,d 0 < f < 127 d [0,1] 1 dfff ffff
Resta en complemento a dos el contenido del registro f menos el contenido del registro w almacena el resultado en w si d=0 y en f si d=1.
Z Se pone a 1 si el resultado de la operacin es cero DC Se pone a 1 si se genera un acarreo del bit 3 al grupo de 4 bits superior C Se pone a 1 si se genera un acarreo del bit de mayor peso. EJEMPLO:
SUBWF REG1,1 ;f - w f, REG1 - w REG1
a) Si antes de la instruccin, REG1 = 03 h, w = 02 h y flag C = ?, al ejecutarse: 03 h - 02h = 01 h REG1 = 01h w = 02 h flag C = 1 ; el resultado es positivo b) Si antes de la instruccin, REG1 = 02 h, w = 02 h y flag C = ?, al ejecutarse: 02 h - 02h = 00 h REG1 = 00h w = 02 h flag C = 1 fal0 Z = 1 ; el resultado es cero c) Si antes de la instruccin, REG1 = 01 h, w = 02 h y flag C = ?, al ejecutarse: 01 h - 02 h = -01 h = - 0000 0001 b C1(0000 0001 b)=1111 1110 b; 1111 1110 b + 1 b = 1111 1111 b = FF h REG1 = FF h w = 02 h flag C = 0 ; el resultado es negativo Volver a tabla
DISPOSITIVOS LGICOS MICROPROGRAMABLES SWAPF Swap Nibbles in f Operacin Sintaxis Operadores Ciclos OPCODE 00 1110
9.37
SWAPF
(f<3:0>) (d <7:4>) (f<7:4>) (d <3:0>) [Etiqueta] SWAPF f,d 0 < f < 127 d [0,1] 1 dfff ffff
Descripcin
Los cuatro bits de ms peso del registro f se intercambian con los 4 bits de menos peso del mismo registro. Si d=0 el resultado se almacena en w, si d=1 el resultado se almacena en f.
Registro de STATUS
PA2 -
PA1 -
PA0 -
TO# -
PD# -
Z -
DC -
C -
EJEMPLO:
SWAPF REG1,0
Si antes de la instruccin: REG1 = A5 h = 1010 0101 h Como d=0 el resultado se almacenar en w Al ejecutarse la instruccin: REG1 = A5 h = 1010 0101 b w = 5A h = 0101 1010 b Volver a tabla
9.38
Descripcin
Realiza la funcin OR-Exclusiva entre el contenido del registro w y la constante k de 8 bits. El resultado se almacena en w. Esta instruccin realiza la operacin EXOR bit a bit.
Registro de STATUS
PA2 -
PA1 -
PA0 -
TO# -
PD# -
Z X
DC -
C -
Si antes de la instruccin: w = 1011 0101 b = B5 h Al ejecutarse la instruccin: w = 1011 0101 b 1010 1111 b = 0001 1010 b = 1A h 1011 0101 b 1010 1111 b 0001 1010 b Volver a tabla
9.39
w XOR f d [Etiqueta] XORWF f,d 0 < f < 127 d [0,1] 1 Realiza la funcin OR-Exclusiva entre el contenido del registro w y el contenido del registro f, y almacena el resultado en f si d=1 y en w si d=0. Esta instruccin realiza la operacin EXOR bit a bit.
Descripcin
EJEMPLO:
XORWF REG1,1
Si antes de la instruccin: REG1 = AF h = 1010 1111 b w = B5 h = 1011 0101 b Como d=1, el resultado se almacena en REG1 Al ejecutarse: REG1 = 1010 1111 1011 0101 =0001 1010 = 1A h w = B5 h 1010 1111 1011 0101 0001 1010 Volver a tabla
9.40
OPTION Guarda el valor del acumulador en el registro OPTION Operacin Sintaxis Operadores Ciclos OPCODE Descripcin 00 0000 w OPTION [Etiqueta] OPTION No tiene 1 0110
OPTION
0010
Esta instruccin guarda en el registro especial OPTION el valor contenido en el acumulador w. No modifica ningn bit de estado.
EJEMPLO:
MOVLW 10H OPTION ; carga el acumulador con el valor 10h. ; carga el registro OPTION con el acumulador.
Esta instruccin existe para mantener la compatibilidad con los PIC producidos con anterioridad, y como en el futuro podra dejar de implementarse, Microchip aconseja realizar el ejemplo anterior de esta otra forma:
BSF MOVLW MOVWF STATUS,RP0 10H OPTION_REG ; activa el banco 1. ; carga el acumulador con 10h ; carga OPTION con el acumulador.
DISPOSITIVOS LGICOS MICROPROGRAMABLES TRIS Guarda el acumulador en uno de los registros de TRIS. Operacin Sintaxis w f(TRISA TRISB)
9.41
TRIS
[Etiqueta] TRIS f
Descripcin
Esta instruccin guarda el valor del acumulador w en uno de los registros especiales TRIS (TRISA o TRISB) que indicamos en el parmetro f. No modifica ningn bit de estado. Los registros TRIS determinan el funcionamiento como entrada y salida de las lneas I/O del PIC.
EJEMPLO:
MOVLW TRIS 16h PORTA ; carga el acumulador W con el valor 16h ; carga el registro PORTA con el acumulador.
Esta instruccin existe para mantener la compatibilidad con los PIC producidos anteriormente, y como en el futuro podra dejar de implementarse, Microchip aconseja realizar el ejemplo anterior de esta otra forma (aunque ocupa ms memoria...):
BSF MOVLW MOVWF STATUS,RP0 16h TRISA ; activa el banco 1. ; carga el acumulador con el valor 16h ; carga el registro PORTA con W.
9.42
Instrucciones especiales
Existe un conjunto de instrucciones especiales diseadas para facilitar las operaciones a la hora de disear nuestros algoritmos. Estas instrucciones pueden ser implementadas con una, dos o tres de las instrucciones de la gama media. La mayora de ellas se basa en las operaciones con los acarreos y con los bits del registro status en general. Este cuadro slo debe servir de referencia y se recomienda usar la forma equivalente del repertorio de instrucciones, no obstante, pueden encontrarse programas que los utilicen. Por supuesto con estos algoritmos, aunque utilicen una sola expresin, no vamos disminuir los ciclos mquina necesarios. Mnemnico Descripcin Traduccin Operacin Flag
Parmetros ADDCF ADDDCF B BC BDC BNC BNDC BNZ BZ CLRC CLRDC CLRZ f, d f, d Add Carry to File Add Digit Carry to File Sumar acarreo a f Sumar acarreo de digito a f Saltar a una etiqueta Saltar a una etiqueta si hay acarreo Saltar a una etiqueta si hay acarreo de digito
Equivalente BTFSC 3,0 INCF f,d BTFSC 3,1 INCF f,d GOTO k BTFSC 3,0 GOTO k BTFSC 3,1 GOTO k Z Z -
Saltar a una etiqueta si no hay BTFSS 3,0 acarreo GOTO k Saltar a una etiqueta si no hay BTFSS 3,1 acarreo de digito GOTO k Saltar a una etiqueta si no hay BTFSS 3,2 cero GOTO k Saltar a una etiqueta si hay cero Poner a cero acarreo Poner a cero el flag Zero BTFSC 3,2 GOTO k BCF 3,0 BCF 3,2
K Branch on No Zero K Branch on Zero Clear Carry Clear Digit Carry Clear Zero
Poner a cero acarreo de digito BCF 3,1 BSF/BCF 0A,3 Llamada larga a una etiqueta BSF/BCF 0A,4 CALL k BSF/BCF 0A,3 BSF/BCF 0A,4 GOTO k MOVF f,0 COMF f,1 INCF f,d BSF 3,0 BSF 3,1 BSF 3,2 BTFSS 3,0 BTFSC 3,0 BTFSC 3,1
LCALL
K Long CALL
LGOTO
K Long GOTO
Move File to W Negate File Set Carry Set Digit Carry Set Zero Skip on Carry Skip on Digit Carry Skip on No Carry Skip on No Digit
Mover registro a W Negar un registro Poner a uno el acarreo Poner a uno el acarreo de digito Poner a uno el Zero Saltar si hay acarreo Saltar si no hay acarreo Saltar si no hay acarreo de
Z Z -
Carry SKPNZ SKPZ SUBCF f,d Skip on Non Zero Skip on Zero
digito Saltar si no hay Zero Saltar si hay Zero BTFSC 3,2 BTFSS 3,2 BTFSC 3,0 DECF f,d BTFSC 3,1 DECF f,d MOVF f,1 Z Z Z
Substract Carry from Restar acarreo del registro File Substract Digit Carry Restar acarreo de dgito del from File registro Test File Probar registro
ndice / Introduccin